- •1.3. Работа в лаборатории
- •1.4. Содержание отчета
- •1. Цель работы.
- •1.5 Домашнее задание
- •1.6 Контрольные вопросы
- •2. Проектирование комбинационно-логических устройств
- •2.1.Цель работы
- •2.2. Краткая теория вопроса
- •2.3. Домашнее задание
- •2.4. Работа в лаборатории
- •2.5. Методика проверки работы схемы в статическом режиме
- •2.6. Методика проверки работы схемы в динамическом режиме
- •2.7. Содержание отчета
- •1. Цель работы.
- •2.8. Контрольные вопросы
- •3. Интегральные триггеры
- •3.1. Цель работы
- •3.2. Краткое теоретическое введение
- •3.3. Домашнее задание
- •3.4. Методика экспериментального исследования
- •3.5. Работа в лаборатории
- •3.6. Содержание отчета
- •1. Цель работы.
- •3.6. Контрольные вопросы
- •4. Регистры
- •4.1. Цель работы
- •4.2. Краткая теория вопроса
- •4.3. Представление цифр в цвм
- •4.4. Методика выполнения работы
- •4.5. Исследование параллельного регистра
- •4.6. Исследование регистров сдвига
- •4.7. Исследование кольцевого регистра
- •4.8. Исследование комбинированного регистра
- •4.9. Запись чисел в 8-разрядный регистр в прямом, обратном и дополнительном кодах
- •4.10. Содержание отчета
- •1. Цель работы.
- •4.11. Контрольные вопросы
- •5. Асинхронные счетчики электрических импульсов
- •5.1. Цель работы.
- •5.2. Краткая теория вопроса.
- •5.3. Домашнее задание
- •5.4. Работа в лаборатории
- •5.5. Содержание отчета
- •1. Цель работы.
- •5.6. Контрольные вопросы
- •6. Исследование сумматоров
- •6.1. Цель работы
- •6.2. Выполнение арифметических операций в цвм
- •6.3. Одноразрядные сумматоры
- •6.4. Многоразрядные сумматоры
- •6.5. Домашнее задание
- •6.6. Работа в лаборатории
- •6.7. Содержание отчета
- •1. Цель работы.
- •6.8. Контрольные вопросы
- •7. Исследование основных комбинационных устройств мп
- •7.1. Цель работы
- •7.2. Дешифраторы
- •7.3. Шифраторы
- •7.4. Распределители сигналов
- •7.5. Мультиплексоры и демультиплексоры
- •7.6. Домашнее задание
- •7.7. Порядок выполнения работы
- •7.8. Содержание отчета
- •7.9. Контрольные вопросы
2.4. Работа в лаборатории
1. Собрать составленную минимизированную схему из элементов, представленных на лицевой панели лабораторного стенда.
2. Проверить правильность работы синтезированного устройства в статическом и динамическом режимах.
3. Составить отчет по работе.
2.5. Методика проверки работы схемы в статическом режиме
1. С помощью коммутационных проводников подать на соответствующие входы (Х1, Х2, Х3, Х4) одну из комбинаций логических переменных.
2. Используя светодиоды (вольтметр или осциллограф), определить значение логической функции. Результат занести в подготовленную заранее таблицу.
3. Опыты повторить для всех указанных в задании комбинаций Х1, Х2, Х3, Х4.
2.6. Методика проверки работы схемы в динамическом режиме
1. С помощью коммуникационных проводников собрать схему, приведенную на рис. 2.5,а. Используя осциллограф, проверить правильность ее работы (временные диаграммы приведены на рис. 2.5,б). Полученные значения логических переменных циклически повторяются.
2. Подключить выходы этой схемы к соответствующим входам комбинационного устройства.
3. Используя осциллограф, снять временную диаграмму на выходе устройства.
4. Сравнить полученную диаграмму с таблицей истинности.
5. Определить время задержки в работе устройства
При экспериментальном определении среднего времени задержки ЛЭ можно также воспользоваться и индивидуальными особенностями в работе любой схемы. Для этого достаточно из таблицы истинности определить такую комбинацию логических переменных, при которой изменение значения одной переменной вызывает изменение значения функции. В этом случае изменяемая переменная циклически реализуется мультивибратором стенда и, следовательно, временная диаграмма выходного напряжения анализируемого устройства позволяет определить tз (n – число ЛЭ изменяющих свое состояние в рамках выбранной комбинации логических элементов)
2.7. Содержание отчета
1. Цель работы.
2. Таблицы истинности.
3. Выкладки, отражающие все стадии получения минимальной формы в заданном элементом базисе.
4. Схема комбинационного устройства.
5. Осциллограммы полного или частичного формирования цикла выходного сигнала логического устройства.
6. Выводы.
a)
X1(t) |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
t |
X2(t) |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
t |
||||
X3(t) |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
t |
||||||
X4(t) |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
t |
б)
Рис. 2.5. Счетчик импульсов а)способ реализации, б)временная диаграмма