Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Ответы на билеты 111111.docx
Скачиваний:
14
Добавлен:
24.09.2019
Размер:
277.55 Кб
Скачать

Обнаружение ошибки в центральном процессоре.

В СР ошибка может произойти или в CPS или в MAU. Ошибки бывают двух типов:

- Единичная ошибка. Производится полная диагностика неисправности стороны Ср. если ошибка больше не обнаруживается, ей присваивается статус единичной, и данная сторона СР продолжает работу.

- Повторяющаяся ошибка – ошибка, при которой СР не может продолжать нормальную работу. Срабатывает аварийная сигнализация

(см. рис.21. Обнаружение ошибки в центральном процессоре).

На данном рисунке:

1. Ошибка произошла.

2. АМU \ MAU тестируют обе стороны Ср и выявляют неисправную.

3. Ошибка обнаружена в СР – А.

4. СР – В становится исполнительным. СР – А останавливается

5. СР – В модернизирует СР – А (производит перезагрузку).

6. Ошибка в СР – А обнаружена при модернизации.

7. СР – А останавливается. Срабатывает аварийная сигнализация. Идентифицируется адрес подозреваемой в неисправности платы. СР – В остается исполнительным.

8. Станционный персонал принимает соответствующие меры.

СР хранит информацию обо всех повторяющихся ошибках и о 100 наиболее часто встречающихся единичных ошибках. Эта информация помогает при диагностике СР.

AMU – узел автоматического технического обслуживания

CP – центральный процессор

MAU – узел технического обслуживания

.

Рис.21. Обнаружение ошибки в центральном процессоре (СР)

18

Процессоры электронной системы 5 ess

В блоке процессора коммутационного модуля (SMPU ) выполняет большую часть работы по обработке вызовов процессор коммутационного модуля SMP. Активный процессор коммутационного модуля обеспечивает, чтобы все пути доступа, установленные в в соответствующем TSI (блок обмена временных интервалов), были бы так же установлены в том TSI, который связан с резервным процессором.

MMSU – модульный блок физических измерений, который является физическим доступом к аналоговым абонентским и соединительным линиям управляется блоком процессора коммутационного модуля через периферийные интерфейсные шины управления.

Сигнальный процессор SP является основным средством передача и приема линейных сигналов к периферийным блокам и от них. Он сканирует изменения в сигнализации для сообщения об этом модульному процессору. SP также осуществляет хранение полученной информации о сигнализации в быстродействующей памяти, которая может быть прочитана процессором коммутационного модуля в любое время. Изменения сигналов, введенные SMP, передаются SP в линию.

В состав блока коммутации сообщений (MSGS), который позволяет передавать административные сообщения и сообщения обработки вызова между коммутационными модулями и административным модулем, содержит процессор коммутации сообщений (ММР). ММР контролирует код, последовательности протокольной информации и определяет место назначения.

Процессор административного модуля.

Процессор административного модуля (АР) выполняет те функции, которые могут быть наиболее экономично выполнены центральным устройством, такие как глобальное распределение ресурсов и управление обслуживанием. Два процессора административного модуля работают в дуплексном (активный \ резервный) режиме. При нормальной работе активный процессор осуществляет управление , а так же корректировку резервного процессора. Если активный процессор ошибается, то резервный может быть подключен к работе без потери данных. Аппаратное обеспечение каждого процессора организовано с вполне достаточным запасом надежности, включая использование кодов детектирования и исправления ошибок и дублирование функций. Т.о. возникающие ошибки постоянно детектируются, что максимально увеличивает сохранность данных во время переключения на резервный процессор. Функции процессора административного модуля по обработке вызовов заключаются в основном в выборе маршрута вызова и распределении ресурсов. Выбор маршрута вызова включает определение коммутационного модуля, к которому подключена данная линия или магистраль, и выбор свободной магистрали в группе магистралей. Процессор административного модуля также осуществляет распределение освободившихся ресурсов, таких как временные интервалы TMS.Кроме того, процессор административного модуля выполняет множество функций , которые не имеют отношения к обработке вызовов, такие как детектирование сбоев, диагностика и исправление сбоев. В процессоре административного модуля есть схема контроля сбоев для их детектирования и выделения. Другие функции АР включают обработку административной информации и доступ к внешним информационным линиям и накопителю на дисках. Через АМ персонал станции может выполнять наблюдение, эксплуатацию, администрирование и обслуживание всех элементов системы на месте или дистанционно. Дисковая память обеспечивает надежное и гибкое общее хранение нерегулярно используемых программ и данных. При необходимости эти программы и данные передаются в память процессора административного модуля или у запоминающие устройства коммутационных модулей. В случае возникновения ошибки на обоих полках дублированного главного накопителя диск позволяет восстановить программы, а так же постоянные и полупостоянные данные.

Процессор ввода \ вывода.

Процессор ввода \ вывода (IOP), контролируемый процессором административного модуля, связан с главным постом управления и через информационные каналы с удаленными терминалами и с центрами эксплуатации и обслуживания. Он обеспечивает связь с устройствами визуального отображения (VDU) и принтерами, как главного поста управления (МСС) и другими автоматизированными рабочими местами., с приводами магнитной ленты.

Процессор ввода \ вывода имеет устройство сканирования и распределения сигналов, которое используется процессором административного модуля для сообщений о неисправностях станции и блоков.

Контрольные вопросы

1. Процессор системы 5 ESS, который является основный при передаче и приеме линейных сигналов к периферийным устройствам А) сигнальный Б) административный В) периферийный Г) центральный Д) процессор коммутационного модуля

2. Процессор системы 5 ESS, обеспечивающий связь с устройствами визуального отображения А) процессор административного модуля

Б) процессор ввода \вывода В) процессор коммуникационного модуля

Г) периферийные процессоры Д) центральный процессор

3. Режим работы процессора административного модуля А) разделение нагрузки Б) асинхронный В) централизованный Г) дуплексный

Д) индивидуальный