Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

УП часть 2 ТА

.pdf
Скачиваний:
20
Добавлен:
31.05.2015
Размер:
680.65 Кб
Скачать

Рис. 6.20 УГО двухтактного асинхронного Т-триггера

На рис. 6.22 представлена логическая схема синтеза двухтактных синхронных Т-триггеров на основе двухтактных синхронных RS-триггеров, а на рис. 6.23 – их условно графическое обозначение.

Рис. 6.22 Схема синтеза двухтактных синхронных Т-триггеров

T TT Q

 

_

C

Q

 

Рис.6.23 УГО двухтактного синхронного Т-триггера

6.7.3 Двухтактные D-триггеры.

Рассмотрим синхронные двухтактные D-триггеры с потенциальным управлением. Информация записывается в них течение времени, при котором уровень сигнала С=1. На рис. 6.24 представлена схема двухтактного D-триггера, а его УГО – на рис.6.25. Рассмотрим работу схемы триггера, приведенной на рис.6.24 подробнее.

Рис. 6.24. Синхронный двухтактный D-триггер

Для этого воспользуемся временными диаграммами, показанными на рис.6.25. На этих временных диаграммах обозначение Q΄ соответствует сигналу на выходе первого триггера. Так как на вход синхронизации второго триггера тактовый сигнал поступает через инвертор, то когда первый триггер находится в режиме хранения, второй триггер пропускает сигнал на выход схемы. И наоборот, когда первый триггер пропускает сигнал с входа схемы на свой выход, второй триггер находится в режиме хранения

[10].

Рис. 6.25. Временные диаграммы D-триггера.

Обратите внимание, что сигнал на выходе всей схемы в целом не зависит от сигнала на входе "D" схемы. Если первый триггер пропускает сигнал данных со своего входа на выход, то второй триггер в это время находится в режиме хранения и поддерживает на выходе предыдущее значение сигнала, то есть сигнал на выходе схемы тоже не может измениться.

В результате проведённого анализа временных диаграмм мы определили, что сигнал в схеме, приведенной на рис. 6.23 запоминается только в моменты времени, когда уровень сигнала С=1.

Двухтактный синхронный D-триггер относят к классу универсальных триггерных схем. К этому классу универсальных схем относят и JK-триггер.

Рис. 6.26 УГО синхронного двухтактного D-триггера

6.7.4 Двухтактный JK-триггер

Второй способ устранения недостатка RS-триггеров – наличие запрещенной кодовой комбинации входных сигналов – приводит к JK-триггерам, у которых появление на обоих информационных входах логических единиц приводит к изменению состояния триггера. Если в D-триггерах запрещенная для RSтриггеров комбинация не используется, то в JK-триггерах она используется в полезных целях: при этой комбинации входных сигналов JK-триггер работает как Т-триггер. В остальном JKтриггер подобен RS-триггеру, причем роль входа S играет вход J, а роль входа R- вход К.

JK-триггеры реализуют в виде триггеров типа MS (двухступенчатых триггеров) или в виде динамических триггеров

[4,5].

Закон функционирования JK-триггера можно проиллюстрировать табл.6.8

J

K

Q

Q+

}режим хранения

}

0

0

0

0

0

0

1

1

 

 

 

 

}установка в «0»

0

1

0

0

0

1

1

0

1

0

0

1

}установка в «1»

1

0

1

1

 

 

 

 

 

}Qt+1 =

 

 

}

1

1

0

1

 

 

 

 

 

 

Qt

 

1

1

1

0

 

Таблица 6.8

RS-триггер

Т-триггер

На рис.6.27 представлена схема асинхронного двухтактного JK-триггер, а на рис. 6.28 – его условно графическое обозначение.

Рис. 6.27 Схема асинхронного двухтактного JK-триггера

Рис. 6.28 УГО асинхронного двухтактного JK-триггера

В интегральной схемотехнике распространены синхронные JKтриггеры, схема работы которого приведена на рис.6.29, а УГО – на рис. 6.30.

Рис. 6.29 Схема синхронного двухтактного JK-триггера

Рис. 6.30 УГО синхронного двухтактного JK-триггера

Литература:

1.Дискретная математика и математические вопросы кибернетики. т. 1 / Под ред. С. В. Яблонского и О. Б. Лупанова– М.:

Наука, 1974. – 312 с.

2.Филиппов А.Г., Белкин О.С. / Проектирование логических узлов ЭВМ. – М.: Сов. Радио, 1974. – 344 с.

3.В. Савельев, В. В. Коняхин Функционально-логическое проектирование БИС // Под ред. Г. Г. Казанова– М.: Высшая школа., 1990. – 156 с.

4.Новожилов О.П. Основы цифровой техники/Учебное пособие.- М.: ИП РадиоСофт, 2004. – 528с.

5.Лачин В.И., Савелов Н.С. Электроника/Учебное пособие.4-е издание.- Ростов н/Д: Феникс, 2004.- 576 с.

6.Миловзоров О.В., Панков И.Г. Электроника/Учебник для вузов.- М.: Высш.шк., 2004. – 288 с.

7.Карпов Ю.Г. Теория автоматов.-СПб.: Питер, 2003. – 208

с.

8.Тюрин С.В. Элементы теории автоматов (Часть 1): Учебное пособие. Воронеж: Воронеж. гос. техн. ун-т, 2002. 98 с.

9.Тюрин С.В. Практикум по теории автоматов: синтез синхронного управляющего автомата. Учеб. пособие. Воронеж: Воронеж. гос. техн. ун-т, 2004. 84 с.

10.http://chernykh.net/