- •1.Система счислений
- •1.2.Предоставление данных в 2 формате.
- •1.3. Арифметические операции.
- •1.4.Логические операции.
- •2.1. Oбщая организация эвм. Организация по фон Нейману и Гарвардская.
- •2.2. Структурная блок схема пэвм-состав
- •2.3. Понятие чипсета системной платы
- •2.4.Общая шина, характеристика, назначение, разрядность
- •3.4 Струкурная блок-схема. Назначение блоков.
- •3.5 Блок шинного интерфейса. Состав. Назначение регистров cs, ds,ss,es, ip.
- •3.6. Понятие логического и физического адреса памяти (сегмент-смещение).
- •3.9.Назначение регистра флагов. Состав.
- •3.11. Алгоритм выполнения команды процессором.
- •3.12. Способы адресации данных. Базовая, индексная, базово-индексная.
- •4 .Память.
- •4.1 Память. Назначение. Классификация.
- •4.2. Внутренняя память. Классификация. Назначение
- •4.4 Rom. Назначение технологии (Колесниченко гл. 7,9). Bois.
- •4.3. Dram. Организация. Назначение ras, cas. Понятие «тайминга»
- •4.5 Cmos. Назначение. Основные функции (Колесниченко гл.31). Настройки cmos Setup.
- •4.6. Sram. Назначение. Организация. Режим работы.
- •4.7. Логическое распределение оп ( основная, расширенная, дополнительная).
- •4.8. Назначение драйверов emm386. Exe и himm.Sys.
- •5Ввод/ Вывод
- •5.2. Системные ресурсы. Понятие интерфейса. Назначение контролера
- •5)Назначается высокоскоростного канал dma
- •6)Адрес контроллера
- •7)Адрес dram,куда данные должны перейти
- •5.3 Прерывание
- •Шаги которые выполн.Привыполнение прерыв.
- •Приоритеты бывают 2 вида:
- •5.4. Алгоритм выполнения команды int Шаги которые выполн.Привыполнение прерыв.
- •5.5. Контролер прерываний. Структурная схема.
- •5.6 Алгоритм выполнения аппаратных прерываний. Работа контролера 8259.
- •Шаги которые выполн.Привыполнение прерыв.
- •5.7. Dma. Назначение. Структурная схема контролера
- •6.1. Отказоустойчивые системы. Принципы построения.
- •Система контроля и диагностики
- •6.3. Аппаратные средства контроля. Контроль по чету нечету.
- •6.4.Аппаратные средства контроля. Код Хемминга.
- •6.5. Аппаратные средства контроля. Crt.
- •6.6. Аппаратно-программные средства контроля. Post
4.4 Rom. Назначение технологии (Колесниченко гл. 7,9). Bois.
ROM Пзу(Read Only Memory память только для чтения) - постоянное запоминающее устройство, информацию из которого можно только считывать.
В ROM содержатся:
1)BIOS базовый набор программ для организации ввода-вывода.
2) IPL первоначальный загрузчик операционной системы.
3)SETUP GMOS - содержит в себе настройки.
Bios-(базовая система ввода\вывода) содержит набор программ для организации ввода\вывода.
4.3. Dram. Организация. Назначение ras, cas. Понятие «тайминга»
DRAM (память на конденсаторах) конденсаторы со временем теряют свой заряд (независимо от операций чтения), для предотвращения потери данных необходимо периодически обновлять содержимое ячеек. В современных типах памяти, которые поддерживают режимы автоматической регенерации (в «пробужденном» состоянии) и саморегенерации (в «спящем» состоянии), обычно это является задачей внутреннего контроллера регенерации, расположенного непосредственно в микросхеме памяти.(Регенерация происходит каждые 1.92 секунды)
Массив памяти DRAM можно рассматривать как матрицуэлементов. Конденсаторы находятся в банках памяти(начиная с нулевого). Доступ к элементам матрицы осуществляется с помощью декодеров адреса строки и адреса столбца, которые управляются сигналамиRAS(сигнал выбора строки — Row Access Strobe) иCAS(сигнал выбора столбца — Column Access Strobe).
|
|
Физичес |
кий адрес |
| |
|
|
|
|
БанкRASCAS
(на SRAMотделы по 4 байта)
RAS-CASне меняются, меняются последние два бита.
На считывание информации затрачивается время.
Тайминг – время выборки байта с момента подачи данных до выставления на шину данных. Разгоном памяти называется уменьшение значения таймера – например с заводского 6444 до 5222,однако чем медленнее работает память – тем она стабильнее.
Типы:SIMM32p,DIMM168,DDR,DDR2,DDR3 (DDR2,DDR3 нельзя совмещать)
4.5 Cmos. Назначение. Основные функции (Колесниченко гл.31). Настройки cmos Setup.
CMOS-предназначен для хранения аппаратных настроек.
Настройки:
1)Дата
2)системный загрузчик
3)Тайменки памяти
4)Частота процессора
Назначение-полупостоянная память в основном используется для хранения информации о конфигурации компьютера (CMOS Memory и CMOS RTS). Сохранность данных полупостоянной памяти при отключен питания обеспечивается маломощной внутренней батарейкой или аккумулятором
4.6. Sram. Назначение. Организация. Режим работы.
SRAM. Статической она называется потому, что регенерация находящихся в памяти данных не происходит. Данные, находящиеся вSRAMне сохраняются после отключения напряжения питания микроконтроллера, именно поэтому она и называется оперативной памятью. Ячейки статической памяти реализуются на триггерах – элементах с двумя устойчивыми состояниями. Эти ячейки занимают больше места на кристалле, но проще в управлении.(Дороже, реализуется в кэш-памяти)
Делится на
L1 – в процессоре
L2 – на материнской плат
SRAMподдерживает пакетный( burst ) иконвейерный ( pipeline )режимы.
SRAM делится пополам для программ и данных
Отображаются блоками Раскиданы страницами по 8 кб
Существует таблица TAGдля преобразовании реального адреса в виртуальный (просматривается таблицаTAG,если в ней нет нужного адреса – то промах)
В случае промаха, обращается кDRAMи загружает страницу вSRAM на место устаревшей или свободной страницы.