Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Testy_s_otvetami.doc
Скачиваний:
3
Добавлен:
25.09.2019
Размер:
819.2 Кб
Скачать
  1. для каскадного объединения контроллеров

  2. Для обмена 8-разрядными данными между внешним устройством и памятью

  3. для обмена словами блоками по 128 Кбайт

  1. Для чего используются каналы 5, 6, 7 в каскадировании контроллеров ПДП в архитектуре PC/AT?

  1. Для каскадного объединения контроллеров

  2. для обмена 8-разрядными данными между внешним устройством и памятью

  3. Для обмена словами блоками по 128 Кбайт.

  1. Для чего используется канал 4 в каскадировании контроллеров ПДП в архитектуре PC/AT?

  1. Для каскадного объединения контроллеров

  2. Для обмена 8-разрядными данными между внешним устройством и памятью

  3. для обмена словами блоками по 128 Кбайт

  1. Какие сигналы используются 16-разрядными устройствами для передачи старшего байта слова данных в архитектуре PC/AT?

  1. SD0-SD7

  2. SD8-SD15

  3. SD4-SD7

  4. SD0-SD15

  1. Какой сигнал в высоком состоянии указывает на то, что текущий цикл выполняется под управлением контроллера ПДП в архитектуре PC/AT?

  1. RESET

  2. ‑MEMR

  3. AE

  4. ‑IOW

  1. Какой сигнал в высоком состоянии сбрасывает в исходное состояние оборудование при включении питания, сбое питания или при нажатии кнопки «Сброс» в архитектуре PC/AT?

  1. RESET

  2. AE

  3. IRQ0

  4. ‑IOW

  1. Какие сигналы передают запрос на аппаратное прерывание процессора в архитектуре PC/AT?

  1. DRQ0-DRQ7

  2. DACK0-DACK7

  3. LA17-LA23

  4. IRQ3-IRQ15

  1. Сигнал чтения из основной памяти в архитектуре PC/AT?

1. ‑MEMR

2. ‑MEMW

3. ‑IOW

4. ‑IOR

  1. Низкий уровень какого сигнала означает, что необходимо записать данные в основную память?

1. ‑MEMR

2. ‑MEMW

3. ‑IOW

4. –IOR

  1. Какой сигнал является стробом чтения из памяти XT?

1. –SMEMR

2. –SMEMW

3. MEMR

4. MEMW

  1. Какой сигнал является стробом записи в память XT?

1. –SMEMR

2. –SMEMW

3. MEMR

4. MEMW

  1. Какой сигнал является стробом записи в порт ввода/вывода в архитектуре PC/AT?

1. MEMR

2. MEMW

3. –IOR

4. –IOW

  1. Какой сигнал является стробом чтения из порта ввода/вывода в архитектуре PC/AT?

1. MEMR

2. MEMW

3. –IOR

4. IOW

  1. Низкий уровень какого сигнала означает, что текущий цикл является циклом регенерации в архитектуре PC/AT?

1. SYSCLK

2. –REFRESH

3. ‑BALE

4. –T/C

  1. Какой сигнал является системным синхросигналом в архитектуре PC/AT?

1. OSC

2. SYSCLK

3. ‑BALE

4. PCCLK

  1. Обозначение линии питания +5В в системной шине ISA?

1. UCC

2. –UCC

3. U12

4. –U12

  1. Обозначение линии питания ‑5В в системной шине ISA?

1. UCC

2. –UCC

3. U12

4. –U12

  1. Обозначение линии питания +12В в системной шине ISA?

1. UCC

2. –UCC

3. U12

4. –U12

  1. Обозначение линии питания ‑12В в системной шине ISA?

1. UCC

2. UCC

3. U12

4. –U12

  1. Все запросы на аппаратные прерывания из системной шины направляются через:

а) логические анализаторы

б) буфер шины данных

в) контроллеры прерываний

  1. Из скольких контроллеров состоит подсистема аппаратных прерываний в архитектуре PC/AT?

а) 1

б) 2

в) 3

  1. Системный таймер в архитектуре PC/AT является источником прерывания …

а) IRQ0

б) IRQ2

3) IRQ4

  1. Подсистема клавиатуры в архитектуре PC/AT является источником прерывания …

а) IRQ0

б) IRQ1

3) IRQ2

  1. Последовательный интерфейс RS232С вторичный в архитектуре PC/AT является источником прерывания …

а) IRQ1

б) IRQ3

3) IRQ5

  1. Последовательный интерфейс RS232С первичный в архитектуре PC/AT является источником прерывания …

а) IRQ4

б) IRQ2

в) IRQ6

  1. Параллельный порт вторичный в архитектуре PC/AT является источником прерывания …

а) IRQ1

б) IRQ3

в) IRQ5

  1. Параллельный порт первичный в архитектуре PC/AT является источником прерывания …

а) IRQ3

б) IRQ5

в) IRQ7

  1. НГМД в архитектуре PC/AT является источником прерывания …

а) IRQ2

б) IRQ4

в) IRQ6

  1. Подсистема часов реального времени в архитектуре PC/AT является источником прерывания …

а) IRQ7

б) IRQ8

в) IRQ9

  1. Ошибка сопроцессора в архитектуре PC/AT является источником прерывания …

а) IRQ11

б) IRQ13

в) IRQ15

  1. НЖМД в архитектуре PC/AT является источником прерывания …

а) IRQ14

б) IRQ13

в) IRQ12

  1. С помощью каких команд микропроцессора происходит инициализация и установка режимов работы контроллера прерываний?

а) IN

б) ON

в) OUT

  1. С помощью каких типов команд инициализируется контроллер прерываний и задается режим его работы?

а) OCW

б) ICW

в) ECW

  1. Для чего предназначен программируемый таймер ВИ54?

а) для передачи временных кодов команд

б) для генерации времязадающих функций

в) для получения программно-управляемых временных задержек

  1. Сколько независимых каналов содержит программируемый таймер ВИ54?

а) 1

б) 2

в) 3

  1. С какой частотой в PC/AT синхросигналы поступают на вход CLK программируемого таймера ВИ54?

а) 2,38 Мгц

б) 1,19 Мгц

в) 4,0 Мгц

  1. Для чего служит выход нулевого канала OUT0 в подсистеме программируемого таймера в архитектуре PC/AT?

а) генерирует сигнал запроса регенерации динамической памяти

б) обеспечивает прерывание для часов реального времени

в) генерирует тональный сигнал для динамика

  1. Для чего служит выход первого канала OUT1 в подсистеме программируемого таймера в архитектуре PC/AT?

а) генерирует сигнал запроса регенерации динамической памяти

б) обеспечивает прерывание для часов реального времени

в) генерирует тональный сигнал для динамика

  1. Для чего служит выход второго канала OUT2 в подсистеме программируемого таймера в архитектуре PC/AT?

а) генерирует сигнал запроса регенерации динамической памяти

б) обеспечивает прерывание для часов реального времени

в) генерирует тональный сигнал для динамика

  1. Режим 0 работы независимых каналов программируемого таймера ВИ54:

а) аппаратно-управляемый строб

б) программируемая задержка

в) программируемый генератор тактовых импульсов

  1. Режим 1 работы независимых каналов программируемого таймера ВИ54:

а) программируемый ждущий мультивибратор

б) программируемый генератор тактовых импульсов

в) программно-управляемый строб

  1. Режим 2 работы независимых каналов программируемого таймера ВИ54:

а) программируемая задержка

б) программно-управляемый строб

в) программируемый генератор тактовых импульсов

  1. Режим 3 работы независимых каналов программируемого таймера ВИ54:

а) генератор прямоугольных импульсов

б) программируемый ждущий мультивибратор

в) программируемая задержка

  1. Режим 4 работы независимых каналов программируемого таймера ВИ54:

а) программно-управляемый строб

б) аппаратно-управляемый строб

в) программируемый ждущий мультивибратор

  1. Режим 5 работы независимых каналов программируемого таймера ВИ54:

а) программно-управляемый строб

б) программируемая задержка

в) аппаратно-управляемый строб

  1. При инициализации программируемого таймера:

а) сначала записывается управляющее слово, а затем константа счета

б) сначала записывается константа счета, а затем управляющее слово

в) записывается константа счета

г) записывается управляющее слово

  1. Недостатками метода банков при расширении адресного пространства в микропроцессорных системах являются:

а) неразрывность памяти

б) низкая эффективность использования памяти

в) невозможность работы одновременно с несколькими банками

  1. Для чего предназначен логический анализатор?

а) для выдачи данных пользователю

б) для сбора данных о поведении дискретной системы

в) для обработки данных и представления их исследователю

г) для сжатия длинных последовательностей данных в короткие 4-х разрядные числа

  1. Для чего используется компаратор в логическом анализаторе?

а) для генерации сигнала запроса регенерации динамической памяти

б) для подключения каналов логического анализатора к исследуемому объекту

в) для определения логических уровней

  1. Сигналы с выхода компаратора в логическом анализаторе поступают в:

а) буферные регистры

б) базовые регистры

в) буфер шины данных

  1. Синхросигналы в логическом анализаторе могут поступать от:

а) внешнего генератора

б) внутреннего генератора

в) компаратора

  1. В каких случаях реализуется асинхронный режим записи в логическом анализаторе?

а) если синхросигналы поступают независимо от диагностируемого объекта

б) если используется синхросигнал от самого исследуемого объекта

в) если синхросигналы не поступают

  1. В каких случаях реализуется синхронный режим записи в логическом анализаторе?

а) если синхросигналы поступают независимо от диагностируемого объекта

б) если используется синхросигнал от самого исследуемого объекта

в) если синхросигналы не поступают

  1. Логические анализаторы, в которых используется асинхронный режим записи, называются:

а) логическими анализаторами таблиц истинности

б) анализаторами логических состояний

в) логическими анализаторами временных диаграмм

  1. Логические анализаторы, в которых используется синхронный режим записи, называются:

а) логическими анализаторами таблиц истинности

б) анализаторами логических состояний

в) логическими анализаторами временных диаграмм

  1. Запуском логического анализатора называется:

а) обработка данных и представление их исследователю

б) анализ обнаружения необходимых участков в потоке данных

в) сбор данных о поведении дискретной системы

  1. Запуск логического анализатора по кодовому слову осуществляется при появлении на входе:

а) последовательности слов

б) заранее определенного слова

в) несовпадения данных

  1. Способы запуска логического анализатора:

а) запуск по последовательности слов

б) запуск по кодовому слову

в) положительный запуск

г) запуск по несовпадению

  1. Формы представления данных в ЛА:

а) таблица истинности

б) временная диаграмма

в) граф переходов

  1. Сигнатуры в сигнатурном анализаторе – это:

а) 4-х разрядные числа, представленные в HEX коде

б) 8-и разрядные числа, представленные в HEX коде

в) 16-и разрядные числа, представленные HEX коде

г) 7-и разрядные числа, представленные в HEX коде

  1. Для чего предназначен генератор слов?

а) для сжатия длинных последовательностей данных в короткие 4-х разрядные числа

б) для сбора данных о поведении дискретной системы

в) для формирования и подачи входных воздействий на исследуемую или диагностируемую систему

г) для эмуляции отсутствующих устройств в проектируемой системе

  1. Генератор слов и логический анализатор представляют собой:

а) систему подачи внешних воздействий и сбора ответных реакций

б) данные о поведении дискретной системы

в) отдельный блок памяти

  1. Для чего служит контроллер прерываний?

а) для назначения сигналам прерываний приоритетов

б) для генерации времязадающих функций

в) для приема сигналов прерываний от нескольких устройств

г) для прерывания работы процессора

  1. Сигнал, используемый для прерывания процессора в архитектуре PC/AT:

а) –REFRESH

б) –INTA

в) INTR

г) –SBHE

  1. Вход, определяющий Master или Slave контроллеров прерываний 8259A:

а) –INTA

б) –SP

в) INTR

г) –SBHE

  1. Для чего служит регистр запросов прерываний IRR контроллера прерываний 8259A?

а) участвует в формировании сигнала INTR

б) запоминает все запросы, поступающие на входы IRQ

в) содержит маски, позволяющие заблокировать прохождение поступившего запроса в микропроцессор

г) формирует сигналы управления при подтверждении прерываний по запросу

  1. Для чего служит каскадный буфер-компаратор контроллера прерываний 8259A?

а) участвует в формировании сигнала INTR

б) содержит схему распознания каскадного объединения контроллеров

в) содержит маски, позволяющие заблокировать прохождение поступившего запроса в микропроцессор

г) формирует сигналы управления при подтверждении прерываний по запросу

  1. Для чего служит схема управления контроллера прерываний 8259A?

а) участвует в формировании сигнала INTR

б) запоминает все запросы, поступающие на входы IRQ

в) содержит маски, позволяющие заблокировать прохождение поступившего запроса в микропроцессор

г) формирует сигналы управления при подтверждении прерываний по запросу

  1. Для чего служит схема распознавания приоритетов контроллера прерываний 8259A?

а) участвует в формировании сигнала INTR

б) содержит схему распознания каскадного объединения контроллеров

в) служит арбитром для поступающих запросов, анализируя их статус, маску и состояние регистра ISR

г) формирует сигналы управления при подтверждении прерываний по запросу

  1. Для чего служит регистр масок IMR контроллера прерываний 8259A?

а) участвует в формировании сигнала INTR

б) запоминает все запросы, поступающие на входы IRQ

в) формирует сигналы управления при подтверждении прерываний по запросу

г) содержит маски, позволяющие заблокировать прохождение поступившего запроса в микропроцессор

  1. Для чего служит буфер шины данных контроллера прерываний 8259A?

а) участвует в формировании сигнала INTR

б) запоминает все запросы, поступающие на входы IRQ

в) связывает контроллер с шиной данных процессора

г) формирует сигналы управления при подтверждении прерываний по запросу

  1. Для чего служит схема чтения/записи контроллера прерываний 8259A?

а) участвует в формировании сигнала INTR

б) управляет чтением/записью внутренних регистров контроллера

в) связывает контроллер с шиной данных процессора

г) формирует сигналы управления при подтверждении прерываний по запросу

  1. Методы расширения адресного пространства в микропроцессорных системах:

а) метод банков

б) метод базовых регистров

в) метод по несовпадению

г) метод окна

  1. При какой операции с данными периферийным устройством выполняется формирование сигнала окончания подготовки данных:

а) при выводе данных

б) при вводе данных

в) как при вводе, так и при выводе данных

  1. В какой последовательности выполняются следующие действия для ввода данных в ПУ: 1) В сторону ПУ поступает запрос на передачу; 2) ПУ подтверждает запрос на передачу формированием соответствующего сигнала; 3) Подготовка данных к вводу; 4) Считывание данных ПУ и формирование сигнала после завершения передачи «окончание передачи»:

а) 1-2-3-4

б) 2-3-1-4

в) 3-1-2-4

  1. При какой операции с данными в сторону ПУ поступает запрос на передачу данных:

а) при выводе данных

б) при вводе данных

в) как при вводе, так и при выводе данных

  1. Как ПУ передает выходные данные с сигналом сопровождения:

а) до сигнала сопровождения

б) после сигнала сопровождения

в) одновременно с сигналом сопровождения

  1. Интерфейс Centronics является:

а) радиальным параллельным интерфейсом

б) последовательным интерфейсом

в) последовательно-параллельным интерфейсом

  1. Интерфейс Centronics разрабатывался для связи компьютера с (со):

а) модемом

б) сканером

в) печатающим устройством

  1. Как передаются данные в сторону печатающего устройства по интерфейсу Centronics:

а) последовательно в одном направлении

б) последовательно в двух направлениях

в) параллельно в одном направлении

г) параллельно в двух направлениях

  1. Какой сигнал в логической организации Centronics обеспечивает перемещение бумаги на одну строку:

а) –INIT

б) –AUTOFEED

в) –ACKNLG

  1. Сигнал SELECT в логической организации Centronics отмечает:

а) готовность принтера к работе

б) разрешение работы принтера

в) не готовность принтера принимать данные

  1. Каким сигналом в логической организации Centronics сопровождается каждый байт данных из PC:

а) ACKNLG

б) STROBE

в) BUSY

  1. Каким сигналом в логической организации Centronics подтверждается прием каждого байта принтером:

а) ACKNLG

б) –SELECTIN

в) –INIT

  1. В логической организации интерфейса Centronics сигнал DATE 0-DATE 7имеет следующее назначение:

а) высокий уровень указывает на отсутствие бумаги

б) низкий уровень разрешает работу принтера

в) информационные разряды - биты данных

г) низкий уровень сигнала обеспечивает перемещение бумаги на одну строку

  1. В логической организации Centronics сигнал –INIT:

а) указывает, что принтер установлен в режим OFF LINE

б) устанавливает принтер в исходное состояние и очищает его буфер

в) разрешает работу принтера

  1. В логической организации интерфейса Centronics источником сигнала –STROBE является:

а) компьютер

б) принтер

  1. Порты Centronics:

а) LPT-порты

б) COM-порты

  1. В состав Centronics входит ……. регистра:

а) 2

б) 3

в) 4

г) 6

  1. Регистр данных DR в составе Centronics представляет собой:

а) порт ввода-вывода

б) порт ввода

в) порт вывода с возможностью чтения последнего байта

  1. Какой регистр в логической организации Centronics поддерживает ввод сигналов:

а) регистр данных

б) регистр управления

в) регистр состояния

  1. Каким образом обеспечивается двунаправленность обмена через Centronics:

а) регистром данных

б) регистром управления

в) регистром состояния

  1. С какой скоростью PC обеспечивает вывод данных на принтер?

а) 150 Кбит/с

б) 200 Кбит/с

в) 250 Кбит/с

  1. Интерфейс RS 232C является:

а) последовательным синхронным

б) последовательным асинхронным

в) параллельным синхронным

г) параллельно асинхронным

  1. Интерфейс RS 232C первоначально был предназначен для подключения:

а) CD-ROM

б) модема

в) HDD

  1. Данные в RS 232C передаются:

а) в последовательном коде побитно

б) в последовательном коде побайтно

в) в последовательном коде потетрадно

  1. Каждый передаваемый байт в RS232C обрамляется:

а) стартовыми битами

б) стоповыми битами

в) стартовыми и стоповыми битами

  1. В каком режиме передаются данные в RS232C:

а) симплексном

б) полудуплексном

в) дуплексном

  1. Интерфейс RS232C имеет …. сигналов:

а) 4

б) 8

в) 10

  1. Сигнал DTR интерфейса RS232C:

а) защитное заземление (экран)

б) готовность выходных данных

в) обнаружение несущих данных

  1. Сигнал запроса передачи интерфейса RS232C:

а) CTS

б) DSR

в) RTS

  1. Защитное заземление (экран) интерфейса RS232C:

а) FG

б) TxD

в) RxD

  1. В интерфейсе RS 232C данные, передаваемые компьютером в последовательном коде с отрицательной логикой:

а) RxD

б) TxD

в) CTS

  1. В интерфейсе RS232C сигнал SG:

а) защитное заземление (экран)

б) сигнальное заземление (нулевой провод)

в) сигнал сброса для передачи

  1. В интерфейсе RS232C уровень приема сигналов от +5 В до +15 В:

а) зона неопределенности

б) высокий уровень (логическая «1»)

в) низкий уровень (логический «0»)

  1. В интерфейсе RS232C при приеме и передаче сигналов зона неопределенности лежит в пределах:

а) от -15 В до -5 В

б) от -25 В до -15 В

в) от -5 В до +5 В

г) от -3 В до +3 В

  1. В интерфейсе RS232C при передаче уровень сигналов от -25 В до -3 В:

а) логический «0» (низкий уровень);

б) логическая «1» (высокий уровень);

в) зона неопределенности.

  1. В интерфейсе RS232C устройство DTE:

а) пассивное устройство

б) активное устройство

  1. Нуль-модем:

а) кабель, соединяющий один компьютер и модем;

б) кабель, соединяющий два компьютера между собой.

  1. Универсальный асинхронный приемопередатчик (УАПП) обеспечивает:

а) симплексный обмен данных

б) полудуплексный обмен данных

в) дуплексный обмен данных

  1. Порт 3F9h УАПП при нулевом значении управляющего бита используется для:

а) управления прерываниями;

б) записи младшего кода делителя частоты тактового генератора;

в) управления модемом.

  1. Для управления модемом используется следующий порт УАПП:

а) 3FBh

б) 3FCh

в) 3FEh

  1. При программно-управляемой передаче данных обмен между микропроцессором и АЦП включает следующие действия: 1)МП осуществляет ввод или вывод данных; 2) МП выставляет на адресную шину адрес устройства ввода вывода; 3) МП проверяет состояние готовности устройства ввода вывода. Эти действия выполняются в следующей последовательности:

а) 1-2-3

б) 3-1-2

в) 2-3-1

  1. При программно-управляемой передаче данных МП повторяет опрос состояния готовности устройства ввода-вывода, если триггер-флаг установлен в:

а) логический «0»

б) логическую «1»

  1. АЦП К1113ПВ1 может преобразовывать:

а) только однополярные сигналы

б) только двуполярные сигналы

в) как однополярные, так и двуполярные сигналы

  1. Размах амплитуды сигналов, которые преобразует АЦП К1113ПВ1, не должен превышать:

а) 3 В

б) 5 В

в) 6 В

г) 10 В

  1. Если на входе CDO в АЦП К1113ПВ1 логическая единица, то АЦП преобразовывает:

а) двуполярные сигналы

б) однополярные сигналы

в) и однополярные, и двуполярные сигналы

  1. Линия гашения (ГАШ) в АЦП К1113ПВ1 предназначена для:

а) управления входом АЦП

б) управления выходом АЦП

в) сброса АЦП

  1. Какая передача данных используется в локальных вычислительных сетях:

а) параллельная

б) последовательная

в) последовательно-параллельная

  1. Типичными конфигурациями локальных сетей являются:

а) звезда

б) точка-точка

в) многоярусная звезда

г) древовидная

д) шина

е) кольцо

  1. Функции контроллера локальной сети:

а) преобразование последовательной информации в параллельную

б) кодирование и декодирование данных

в) преобразование параллельной информации в последовательную

г) исправление ошибок в передачи данных

д) контроль за ошибками передачи

  1. Особенностью обмена по локальной сети является следующее:

а) использование пакетов (кадров) различной длины

б) использование пакетов (кадров) фиксированной длины

  1. SPP – стандартный интерфейс Centronics, который обеспечивает:

а) однонаправленную передачу

б) двунаправленную передачу

  1. Centronics на каждом компьютере работает:

а) по-разному, с разной скоростью

б) одинаково, с разной скоростью

в) по-разному, с одинаковой скоростью

  1. EPP ‑ это:

а) Enhanced Parallel Port

б) Extended Parallel Port

в) Error Parallel Port

  1. Конвертирование данных – это:

а) преобразование данных в двоичные числа

б) преобразование кодов

в) преобразование данных из одного формата в другой

г) преобразование символов

  1. ECP расшифровывается как:

а) Enhanced Capability Port

б) Extended Capability Port

в) Error Capability Port

г) Enhanced Compatibility Port

  1. LPT расшифровывается как:

а) Length Port Text

б) Length PartTer

в) Line PrinTer

  1. К методам адресации относятся:

1) косвенная

2) базовая со смещением

3) прямая с последовательным перебором

4) регистровая

  1. Процессор с полным набором команд называется:

1) CISC процессор

2) RISC процессор

3) мультипроцессор

4) синглпроцессор

  1. Для каких случаев используется непосредственная адресация:

1) выполнение арифметических операций

2) операции сравнения

3) загрузка констант в регистры

4) операция замены

  1. К типам команд традиционного машинного уровня относятся:

1) арифметические

2) логические

3) операции над строками

4) операции с плавающей точкой

  1. Сигналы на выводах DACK3-DACK0 (DMA acknowledge):

1) подтверждают выполнение прямого доступа к памяти по соответствующему каналу

2) формируют восемь разрядов старшей части адреса при выполнении процесса прямого доступа к памяти

3) инициируют запросы и отказы на использование общей шины

4) переводят контроллер 8237 в состояние ожидания

  1. Сигнал AEN в контроллере DMA (ПДП) 8237А:

1) инициирует запросы и отказы на использование общей шины

2) разрешает работу адресной защелки DMA

3) запрос доступа к общей шине

4) задает начальный номер вектора, который используется для выводов запроса на прерывания для контроллера DMA

  1. Контроллер DMA 8237А работает на частоте:

1) 16 МГц

2) 8 МГц

3) 4 МГц

4) 2,38 МГц

  1. Архитектура компьютера PC/AT включает в себя подсистему DMA, состоящую из:

1) двух контроллеров

2) трех контроллеров

3) одного контроллера

  1. Прерывание NMI это:

1) немаскируемое прерывание

2) маскируемое прерывание

3) ни один из вариантов

  1. Прерывание INT это:

1) немаскируемое прерывание

2) маскируемое прерывание

3) ни один из вариантов

  1. В настоящее время из командной строки можно задать имя файла длиной не более:

1) 253 символа

2) 255 символов

3) 250 символов

4) 251 символ

  1. В каких годах появилась флэш-память?

1) в 1970-х

2) в 1980-х

3) в 1990-х

4) в 2000-х

  1. Представителем какого класса является флэш-память?

1) программируемые пользователем

2) непрограммируемые ПЗУ с электрическим стиранием

  1. На чем строится флэш-память?

1) однотранзисторных элементах памяти

2) двухтранзисторных элементах памяти

3) трехтранзисторных элементах памяти

  1. Что относится к типам флэш-памяти?

1) NOR

2) NAND

3) LWP

  1. Для чего используется в ЭВМ флэш-память?

1) для хранения BIOS

2) для хранения пользовательской информации

  1. Назовите основные типы циклов обмена информацией.

1) цикл записи

2) цикл чтения

3) ввод-пауза-вывод

  1. Перечислите основные информационные шины.

1)шина данных

2)шина адреса

3)шина управления

4)шина питания

  1. Сколько разрядов имеет шина данных в архитектуре PC/XT/AT?

1) 8, 16, 32 или 64

2) 2, 4, 8 или 16

3) 4, 8, 16 или 32

  1. Сколько адресов может обеспечить шина адреса с N адресными линиями?

1) 2N ‑1

2) 2N

3) 2N+1

  1. Какой тип обмена быстрее, синхронный или асинхронный?

1) синхронный

2) асинхронный

3) они одинаковы

  1. Шина данных в системной шине ISA является …

1)двунаправленной

2)однонаправленной

3)не имеет направления

  1. Какие факторы влияют на прохождение сигналов по магистрали?

1) различие задержек распространения сигналов по разным линиям шины

2) искажение фронтов сигналов, проходящих по линиям магистрали

3) отражение сигналов от концов линий связи

  1. В последовательных интерфейсах проверочный бит предназначен …

1) для проверки работы модема

2) для генерации сигнала ошибки

3) для обнаружения ошибок в передаваемых битах данных

  1. Проверочный бит в интерфейсе RS232C генерируется …

1) UART

2) WE

3) LPT1

  1. Как в большинстве современных процессоров определяется скорость протекания процессов взаимодействия внутренних функциональных устройств?

1) естественными задержками в этих устройствах

2) задается единой системой синхросигналов, вырабатываемых некоторым генератором тактовых импульсов

  1. От каких параметров зависит производительность ЦП?

1) такт (или частота) синхронизации

2) среднее количество тактов на команду

3) количество выполняемых команд

  1. Из скольких этапов состоит обращение к ДЗУПВ (Динамическое Запоминающее Устройство с Произвольной Выборкой)?

1) 1

2) 3

3) 2

4) 5

  1. Какой прием реализован в свое время в SDRAM-памяти PC100 и PC133

1) разбиение модуля памяти на четыре независимых банка

2) разбиение модуля памяти на два независимых банка

3) разбиение модуля памяти на восемь независимых банков

  1. В отличие от SDRAM Registered DIMM, модули DDR SDRAM Registered DIMM …

1) имеют намного расширенную параметрическую сеть, основываясь на нескольких базовых топологических схемах

2) имеют менее расширенную параметрическую сеть, основываясь на нескольких базовых топологических схемах

3) не имеют расширенную параметрическую сеть, основываясь на нескольких базовых топологических схемах

  1. В системах со страничной организацией основная и внешняя память (главным образом дисковое пространство) делятся на блоки или страницы …

1) изменяемой длины

2) фиксированной длины

3) переменной длины

  1. Как должны размещаться смежные виртуальные страницы при страничной организации памяти?

1) не обязательно на смежных страницах основной физической памяти

2) обязательно на смежных страницах основной физической памяти

  1. Максимальное расстояние связи для последовательного интерфейса RS232

А) 5 м

Б) 10 м

В) 15 м

Г) 20 м

  1. Режим последовательного интерфейса RS232, если на линии устанавливается уровень логической единицы

А) ожидания

Б) передачи

В) задержки

  1. Режим последовательного интерфейса RS232, если на линии устанавливается уровень логического нуля

А) ожидания

Б) передачи

В) задержки

  1. Рассчитайте максимальный объем ячейки памяти для шестнадцатиразрядной шины:

a) 32767;

b) 32768;

c) 65535;

d) 65536.

  1. Двунаправленная шина каскадирования, которая связывает ведущий контроллер со всеми ведомыми

a) DO-D7

b) IRQ0-IRQ7

c) CAS0-CAS2

  1. Двунаправленная шина данных

a) CAS0-CAS2

b) DO-D7

c) IRQ0-IRQ7

  1. Максимальный доступный адрес микропроцессора определяется из формулы…

a)

b)

c)

  1. Шиной называется …

1) группа проводников, объединяющих ОЗУ и МП.

2) группа проводников, объединяющих ОЗУ (RAM), ПЗУ (ROM) и МП (CPU).

3) группа проводников, объединяющих различные компоненты вычислительной системы.

  1. Если адрес 16-разрядный (в диапазоне 0000Н—FFFFH), то это позволяет адресовать

1) 128К портов.

2) 32К портов.

3) 64К портов.

  1. Микропроцессор 8088 имеет

1) 16-разрядную шину данных

2) 8-разрядную шину данных

3) 32-разрядную шину данных

  1. Где сохраняются настройки, необходимые для работы программ BIOS?

1) на жёстком диске

2) в ОЗУ

3) в CMOS-памяти

  1. POST – это …

1) самотестирование микросхем при включении питания CPU

2) проверка работоспособности HDD

3) диагностика RAM

  1. Как называется программа установки параметров BIOS?

1) POST

2) SETUP

3) ROM

  1. Элементы статической памяти по сравнению с элементами динамической памяти (несколько вариантов):

1) Обладают более высоким быстродействием

2) Значительно дешевле

3) Используются при построении памяти больших объемов

4) Существенно дороже

  1. Что определяет тест TPC-B?

1) пропускную способность системы в транзакциях в секунду

2) пропускную способность системы, измеряемую количеством транзакций

  1. Для чего предназначен тест TCP-A?

1) для оценки производительности систем, работающих в среде интенсивно обновляемых баз данных

2) для оценки производительности систем, работающих в среде не обновляемых баз данных

3) для оценки производительности систем, работающих в среде мало обновляемых баз данных

  1. Для чего предназначены тесты TPC?

1) для возможности справедливого сравнения компьютеров между собой

2) для возможности справедливого сравнения систем между собой

3) для возможности справедливого сравнения сетей между собой

  1. Что лежит в основе алгоритмов действующего варианта LINPACK?

1) метод декомпозиции

2) метод аппроксимации

3) метод наименьших квадратов

  1. От чего зависит рейтинг MFLOPS?

1) от вычислительной машины

2) от пользователя

3) от программы

4) от объёма HDD

  1. В каких единицах оценивается MFLOPS?

1) миллионах чисел-результатов вычислений с плавающей точкой в секунду

2) тысячах чисел-результатов вычислений с плавающей точкой в секунду

3) миллионах чисел-результатов вычислений в секунду

4) тысячах чисел-результатов вычислений й в секунду

  1. Что такое LINPACK?

1) пакет фортран-программ для решения систем линейных алгебраических уравнений

2) пакет программ для решения систем линейных алгебраических уравнений

3) пакет фортран-программ для решения систем дифференциальных уравнений

  1. Из скольких испытаний состоит малый набор Ливерморских циклов?

1)13

2)14

3)15

  1. На чём базируется MFLOPS?

1) на количестве выполняемых операций

2) на количестве выполняемых команд

  1. Какую информацию включает в себя описатель процесса?

1) состояние процесса

2) физический адрес в основной или внешней памяти u-области процесса

3) идентификаторы пользователя, от имени которого запущен процесс

4) идентификатор процесса

5) прочую информацию, не связанную с управлением процесса

  1. Что из перечисленного является классами легковесных процессов?

1) ядерные нити

2) пользовательские легковесные процессы

3) пользовательские нити

  1. Что включает статическая часть контекста процесса системного уровня?

1) описатель процесса

2) U-область (u-area)

3) V-область (v-area)

4) содержимое аппаратных регистров

5) описатель процесса

  1. Что такое динамическая часть контекста процесса?

1) это один или несколько стеков, которые используются процессом при его выполнении в режиме ядра

2) это один стек, который используются процессом при его выполнении в режиме ядра

3) это один или несколько стеков, которые не используются процессом

  1. Какой режим передачи поддерживают COM-порты:

1.Интерполирующий;

2. Параллельный;

3. Асинхронный;

4. Режим внешнего доступа;

5. Синхронный.

  1. Ширина шины данных XDв архитектуре PCAT:

    1. 8 бит;

    2. 16 бит;

    3. 32 бита;

    4. 4 бита;

    5. 64 бита.

  1. В состав УАПП не входят:

1.Сдвигающий регистр передачи;

2. Блок управления;

3.Сдвигающий регистр приема;

4.Буфер приема-передачи;

5.Контроллер LPT.

  1. Назначение сигнала CTSв стандарте RS232C:

1.Готовность приема/передачи данных;

2.Сброс настроек;

3.Невозможность дальнейшего приема;

4.Разрешение продолжения передачи;

  1. Снятие RST.

  1. Какой чип микропроцессора поддерживает плата PCAT:

1.I8086;

2.I80286;

3.I8087;

4.Intel Pentium;

5.Intel Celeron.

  1. Ширина шины адреса в ATBus:

    1. 17 бит;

    2. 8 бит;

    3. 64 бита;

    4. 36 бит;

    5. 24 бит.

  1. Ближайшая шина к микропроцессору в архитектуре PCAT:

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]