Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

Методичка к лабораторным по электронике

.pdf
Скачиваний:
56
Добавлен:
18.03.2015
Размер:
500.55 Кб
Скачать

Именно поэтому среди современных логических микросхем широко распространены такие, которые выполняют операцию "И- НЕ".

Элемент "И-НЕ" на два входа (X1, X2), имеющий выходной

сигналY = X1 X 2, называется "штрих Шеффера" (рис. 4.5, ТИ 4.5) (из ТИ 4.5 видно, что для сигналов логический "0" элемент "И-НЕ" выполняет функцию "ИЛИ-НЕ"). При управлении указанным элементом по одному входу он выполняет функцию "НЕ" (рис. 4.3,

ТИ 4.3).

Рис. 4.5

 

 

Таблица 4.5

 

 

 

X1

X2

Y

0

0

1

0

1

1

1

0

1

1

1

0

Широкое распространение в цифровой технике получили микросхемы, относящиеся к транзисторно-транзисторной логике (их массовый выпуск налажен с середины шестидесятых годов, что было обусловлено успехами полупроводниковой технологии). Основу ТТЛ-ИС, выполняющих операцию "И-НЕ", составляют

многоэмиттерный транзистор и транзисторный инвертор.

Операция "И" выполняется в многоэмиттерном транзисторе. Важнейшим отличием этого транзистора от обычного является наличие нескольких эмиттерных областей, расположенных таким образом, что прямое взаимодействие между ними через разъединяющий их участок пассивной базы практически невозможен.

Рассмотрим функционирование ТТЛ-ИС применительно к базовой конфигурации этих схем, представленной на рис. 4.6.

 

 

R1

R2

R3

 

 

VT1

 

 

Вх.

1

 

VT3

 

Вх.

2

 

 

VD

3

VT2

 

Вх.

 

выход

VT4

R4

 

общая

Рис. 4.6.

шина

 

Пусть на всех входах схемы действуют высокие потенциалы, соответствующие уровню логической "1". Тогда все эмиттерные переходы транзистора VT1 будут смещены в обратном направлении. В свою очередь, его коллекторный переход оказывается под действием прямого напряжения, и в базу транзистора VT2 течет ток, величина которого определяется сопротивлением R1. Транзистор VT2 открывается, поэтому VT4 также открывается, а VT3 запирается. На выходе схемы будет низкий потенциал (логический "0"). Если хотя бы на одном из входов схемы будет действовать низкий потенциал, соответствующий логическому нулю, то в транзисторе VT1 данный эмиттерный переход сместится в прямом направлении, и ток базы VT1 будет протекать через эмиттерную цепь в направлении общей шины. При этом VT2 закроется, VT3 откроется, VT4 будет закрываться. На выходе схемы появится высокий потенциал

(логическая "1").

В настоящее время выпускается ряд так называемых стандартных серий ТТЛ-ИС, реализующих операцию "И-НЕ". Это серии 133 и К155, имеющие среднее быстродействие и среднюю потребляемую мощность, серии 130 и 131 с высоким быстродействием, микромощная серия 134, серии ТТЛ-ИС с диодами Шоттки 530, К531, 533 высокого быстродействия, а также микромощная серия с диодами Шоттки К555.

Всовременной микросхемотехнике на основе стандартных логических элементов реализуются более сложные электронные устройства. Например, большинство современных интегральных триггеров строится на основе логических элементов "И-НЕ", "ИЛИНЕ" и входит с ними в одну серию микросхем.

Триггер представляет собой устройство, которое может находиться в одном из двух устойчивых состояний в зависимости от подаваемых на это устройство сигналов. Если уровень выходного сигнала триггера для одного из упомянутых состояний обозначить как "0", а уровень этого сигнала для другого состояния – как "1", то триггер можно будет рассматривать в качестве элементарного носителя информации, заданной в двоичной системе счисления (в этой системе все числа кодируются наборами нулей и единиц). Сказанное поясняет тот факт, что триггеры являются важными элементами современной вычислительной техники.

Триггеры разделяются на несколько видов. Прежде всего выделяются триггеры статические и динамические, тактируемые и нетактируемые. Статические триггеры реагируют на уровень сигнала, а динамические – на его изменение (фронт или срез). Тактируемые (синхронные) триггеры имеют специальные тактовые входы, причем переход триггера из одного устойчивого состояния в другое происходит только в момент поступления на данные входы тактового сигнала и при наличии соответствующих потенциалов на основных (управляющих) входах. Напротив, изменение состояния нетактируемого (асинхронного) триггера происходит сразу же после изменения сигналов на его управляющих входах. Различают также одновходовые и двухвходовые триггеры (здесь принимается во внимание количество управляющих входов). Наибольшее применение находят одновходовые D-триггеры и T-триггеры, двухвходовые RS-триггеры, DV-триггеры и JK-триггеры (буквы в названиях триггеров соответствуют обозначениям их входов). По количеству выходов триггеры подразделяются на одно-, двух- и

многофазные.

Вданной лабораторной работе исследуются двухвходовые логические элементы "И-НЕ" и "ИЛИ-НЕ", JK-триггеры, а также D- и Т-триггеры, собранные на основе JK-триггеров.

Триггером типа RS называют логическое устройство, имеющее два управляющих входа R и S, с двумя устойчивыми состояниями,

такими, что при S=1 и R=0 триггер принимает состояние 1 (Q=1), а при R=1 и S=0 – состояние 0 (Q=0). Структурные схемы асинхронных RS-триггеров на элементах "И-НЕ" и "ИЛИ-НЕ", а также их обозначения на принципиальных схемах приведены на рис. 4.7.

Триггер RS -типа на элементах "И-НЕ" работает от сигналов

логический "0", то есть управляется нулевым уровнем сигнала (S =0, Q=1), и может быть назван триггером с инверсным управлением, а триггер RS на элементах "ИЛИ-НЕ" работает от сигналов логическая "1", то есть управляется единичным уровнем сигнала (S=1, Q=1).

а)

б)

в)

г)

Рис. 4.7

Рассмотрим работу RS – триггера (рис. 4.7 а). Пусть сначала он находится в нулевом состоянии, то есть на выходе Q имеется низкий

потенциал (Q=0), а на Q – высокий (Q =1). Для переключения триггера необходимо на вход R подать высокий потенциал ( R =1), а на S – низкий (S =0). При подаче таких сигналов на Q появляется высокий потенциал, а на Q – низкий. Переключение триггера в противоположное состояние происходит аналогично.

4.3. Краткая характеристика пакета Micro-Cap

Лабораторная работа выполняется на компьютере в пакете

Micro-Cap.

Перечень используемых в лабораторной работе компонентов и их местонахождение (путь) указаны в таблице 4.6.

 

 

 

Таблица 4. 6

 

 

 

 

Обозначение

Компоненты

Путь (рис. 4.8)

Параметры

 

Резистор

Component/Analog

Value – значение,

 

 

Primitives/Passive

k – кило

 

 

Components/Resistor

(рис. 4.9, окно 1)

 

Логический

Component/Digital

Timing Model:

 

элемент

Primitives/Standard Gates/

DO_GATE

 

2И-НЕ

Nand Gates/Nand2

(рис. 4.9, окно 2)

 

Логический

Component/Digital

Timing Model:

 

элемент

Primitives/Standard Gates/

DO_GATE

 

2ИЛИ-НЕ

Nor Gates/Nor2

(рис. 4.9, окно 2)

 

Источник

Component/Digital

ZEROWIDTH,

 

прямоугольных

Primitives/Stimulus

ONEWIDTH:

 

импульсов

Genertors/DClok

длительности

 

 

 

единичного и

 

 

 

нулевого уровней,

 

 

 

соответственно

 

Источник посто-

Component/ Digital

I/O MODEL:

 

янного цифрового

Primitives/Pullup/Pulldown/

IO_STD

 

сигнала

Pullup

 

 

JK-Триггер

Component/Digital

Timing Model:

 

 

Primitives/Edge-Triggered

DO_EFF

 

 

Flip-Flops/JKFF

(рис. 4.9, окно 2)

 

Инвертор

Component/Digital

Timing Model:

 

 

Primitives/Standard

DO_GATE

 

 

Gates/Inverters/Inverter

(рис. 4.9, окно 2)

 

Земля

Component/Analog

 

 

 

Primitives/Connectors/

 

 

 

Ground

 

Рис. 4.8

Рис. 4.9

На рис. 4.10 показано дополнительное меню, необходимое для выполнения лабораторной работы:

пиктограмма 1 – для соединения элементов; пиктограмма 2- для простановки номеров узлов в собранной

Вами схеме.

Рис. 4.10

Номиналы резисторов 1кОм. Для поворота элемента на экране монитора необходимо, установив курсор на элементе, нажать на

левую кнопку мыши, а затем, не отпуская левую кнопку мыши, нажать на правую.

При исследовании дискретных логических элементов используются два генератора со следующими параметрами:

1)ZEROWIDTH: 50N, ONEWIDTH: 50N;

2)ZEROWIDTH: 11N, ONEWIDTH: 11N.

При исследовании триггеров используются генераторы с параметрами, указанными в таблице 4.7 (номер варианта задается преподавателем).

 

 

 

Таблица 4. 7

 

 

 

 

Вариант

J вход триггера

K вход триггера

C вход триггера

ZEROWIDTH /ONEWIDTH

 

1

50N/50N

23N/23N

1N/0.5N

2

50N/50N

23N/23N

1.25N/0.5N

3

50N/50N

23N/23N

1.5N/0.5N

4

50N/50N

23N/23N

2N/0.5N

5

50N/50N

23N/23N

3N/0.5N

6

50N/50N

23N/23N

4N/0.5N

7

50N/50N

23N/23N

7N/0.5N

8

50N/50N

23N/23N

10N/0.5N

4.4. Задание

4.4.1. Рабочее задание 1) Экспериментально исследовать работу логического элемента

"И-НЕ" с двумя входами ("2И-НЕ"):

а) собрать схему для исследования работы логического элемента

(рис. 4.11);

б) определить величину входного сигнала, соответствующего уровню логической "1";

в) убедиться в правильности выполнения логической операции, согласно назначению исследуемого логического элемента.

Рис. 4.11

2)Аналогично п.п. 1 экспериментально исследовать работу двухвходового логического элемента "ИЛИ-НЕ", заменив в схеме рис. 4.11 элемент «2И-НЕ» на элемент «2ИЛИ-НЕ».

3)Аналогично п.п. 1 экспериментально исследовать работу синхронного JK-триггера (рис. 4.12а).

4)Аналогично п.п. 1а, в экспериментально исследовать работу различных типов триггеров, построенных на основе синхронного JK- триггера:

а) синхронного D-триггера (рис. 4.12б); б) синхронного Т-триггера (рис. 4.13а); в) асинхронного Т-триггера (рис. 4.13б).

а)

б)

Рис. 4.12

а)

б)

Рис. 4.13

4.4.2. Расчетное задание

1)Для каждого пункта рабочего задания восстановить временные диаграммы входных сигналов и надлежащим образом совместить их по оси времени с полученными диаграммами выходных сигналов.

2)Составить таблицы истинности для каждого пункта рабочего задания.

4.5.Методические указания к выполнению работы

1)Для получения графических зависимостей входных и выходных напряжений от времени при исследовании дискретных логических элементов необходимо записать номера входных и выходных узлов (входные узлы – на выходе генераторов) в

собранной Вами схеме. Запустить анализ переходных процессов (Analysis/Transient), установить значения параметров исследования согласно рис. 4.14.

Замечание: вместо 1, 2 и 3 в столбце YExpression указать номера входных и выходных узлов в собранной Вами схеме.

Рис. 4.14

2) Для получения временных диаграмм входных и выходных сигналов при исследовании триггеров, необходимо в столбце Р окна анализа переходных процессов рис. 4.14 установить 1 во всех строках.

4.6. Требования к отчету

Отчет должен быть оформлен четко и аккуратно и содержать: a) наименование работы;

б) цель работы; в) схемы исследованний с параметрами элементов и номерами

узлов; г) рабочее и расчетное задания;

д) таблицы результатов эксперимента, полученные временные диаграммы;

е) выводы; ж) список проработанной литературы.

4.7. Контрольные вопросы

1.Объяснить принцип работы элементов "И", "ИЛИ", "НЕ".

2.Объяснить принцип работы схем "И-НЕ" и "ИЛИ-НЕ".

3.Объяснить принцип работы ТТЛ-ИС.

4.Объяснить назначение и принципы действия триггеров различных типов (по указанию преподавателя).

5.По заданной преподавателем схеме логического устройства определить таблицу истинности, соответствующую его работе.