- •5. Дешифраторы.
- •8. Сумматоры
- •9. Вычитатели.
- •10. Цифровые компараторы
- •11. Перемножители
- •15. Счётчики.
- •16. Реверсивные счётчики.
- •17. Разновидности регистров. Параллельные регистры.
- •18. Сдвиговые регистры.
- •19. Реверсивные регистры.
- •20. Запоминающие устройства. Разновидности, характеристики.
- •21. Структуры зу.
- •23. Пзу и ппзу.
- •26. Плис. Общие понятия. Разновидности.
- •27. Программируемые логические матрицы (pla).
- •28. Программируемая матричная логика (pal), базовые матричные кристаллы (ga).
- •29. Программируемые вентильные матрицы (fpga). Программируемые коммутируемые матричные блоки (cpld)
- •31. Плис типа «система на кристалле (SoC).
- •32. Цап. Общие положения. Погрешности цап.
- •33. Цап с суммирование токов.
- •34. Цап типа r-2r.
- •40. Конвейерные ацп.
- •35. Сегментированные цап.
- •36. Цифровые потенциометры. Цап прямого цифрового синтеза.
- •37. Ацп. Общие положения. Параметры ацп. Погрешности ацп.
- •38. Разновидности ацп. Параллельные ацп.
- •39. Ацп поразрядного уравновешивания.
17. Разновидности регистров. Параллельные регистры.
Регистрами наз-ся устр-ва, выполняющие ф-ии приема, хранения, передачи и преобразования инф-ии. (самые распростр-ые узлы цифровых устройств) Инф-ия в регистре хр-ся в виде двоичного кода. Регистр предст-ет собой упоряд. послед-ть тр-ров, число кот. соотв-ет числу разрядов в слове. Каждому разряду числа, записанного в регистр, соотв-ет свой разряд регистра, выполн-го на основе D-триггера. Классиф-ся по способу записи инф-ии или кода в регистр:паралл., послед. и паралл.-послед.
В паралл. регистры запись числа осущ-ся паралл. кодом, т.е. во все разряды одновременно. Послед. регистры хар-ся послед. записью кода числа, начиная с младшего или старшего разряда, путем сдвига кода тактирующими импульсами. Регистры параллельно-последовательного типа имеют входы как для паралл., так и для послед. записи числа.
По назначению регистры подразделяются на накопительные (регистры памяти, хранения) и сдвигающие.
В свою очередь сдвигающие регистры делятся: по способу ввода-вывода инф-ии на параллельные, последовательные и комбинированные;по направлению передачи инф-ии на однонаправленные и реверсивные регистры. (обычносдвигающие регистры вып-ся многофун-ми.)
В параллельном регистре цифры кода подаются на D-вход соотве-их тр-ров. Запись осущ-ся при подаче логич. 1 на вход С. Код снимается с выходов Q. Паралл. регистры служат только для хранения инф-ии в виде паралл. двоичного кода и для преобразования прямого кода в обратный и, наоборот.
Послед. регистры, помимо хранения инф-ии, способны преобр-ть послед.код в паралл. и наоборот. При построении послед. регистров тр-ры соед-ся послед. путем подключения выхода Q i-го триггера к входу D i-го триггера
Микросхема 530ИР18. Регистр предназначен для хранения шестиразрядного слова, записываемого и считываемого в виде паралл. кода. Запись кода осущ-ся синхронно по фронту тактового имп-са и при действии напряжения логич. 0 на инверсном входе L. При действии логич.1 на ходе L ввод кода запрещается и действие входных сигналов на выходах Q не отражается.
параллельный регистр
18. Сдвиговые регистры.
Регистрами наз-ся устр-ва, выполняющие ф-ии приема, хранения, передачи и преобразования инф-ии.
Регистры, на которых выполняются микрооперации сдвига, называются сдвиговыми. Сдвиг слова может быть осуществлен влево (в сторону старших разрядов) или вправо (в сторону младших разрядов) на i разрядов одновременно, где i=1,…,n-1. Регистры, имеющие цепи как левого, так и правого сдвига, называются реверсивными. Сдвиг слова влево и вправо, например, на один разряд можно описать соответственно как и .
Разряд синхронного регистра (без учета цепей выдачи информации) может быть построен как на синхронном (рис. 3, а), так и на асинхронном триггере (рис. 3, б). Аргументами функций возбуждения f являются разряды Si кода микрооперации и множество сигналов X, содержащее значения Di, Qi, Qj (j!=i) и т.д., что определяется системой микроопераций. Если используется асинхронный триггер, то тактирующий сигнал Т подается на вход КС.