Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Задание_на_КП.doc
Скачиваний:
1
Добавлен:
26.11.2019
Размер:
268.8 Кб
Скачать

Гродненский государственный политехнический колледж

УТВЕРЖДАЮ

Председатель цикловой комиссии

____________________ В.Д. Орехво

(подпись)

Задание

для курсового проекта по дисциплине «Арифметические и логические основы вычислительной техники» специальности 2-40 02 01 «Вычислительные машины системы и сети»

Учащемуся Николайчику Алексею, Николенко Александру, Харлапу Сергею, Ошмян Олегу.

(2 курс, группа ВМС-6)

Тема курсового проекта и исходные данные: «Применение булевых функций в цифровых, логических устройствах. Сумматор».

Разработать принципиальную электрическую схему цифрового устройства – сумматора/вычитателя положительных чисел в соответствии с заданной структурной схемой (рис.). Предусмотреть ввод четырехразрядного слагаемого (уменьшаемого) А и четырех разрядного слагаемого (вычитаемого) В.

Обеспечить последовательный ввод информации в линию связи, предварительно осуществив преобразование параллельной формы представления информации с выхода сумматора, в последовательную для выхода в линию связи. Для такого преобразования используйте регистр.

При выполнении курсового проекта по названной теме должны быть представлены:

  1. В ыполнить сложение (вычитание) чисел А и В, заданных в двоичной системе счисления. Обозначить разряды сомножителей как А4, А3, А2, А1 и В4, В3, В2, В1. Выполнить проверку в десятичной системе счисления.

  2. Выполнить синтез шифратора Б2.

2.1. Составить таблицу истинности полного десятичного шифратора.

2.2.Записать логические функции (Булевы выражения) выходов шифратора.

2.3. Построить функциональную схему шифратора на интегральных логических элементах микросхем серии К155.

2.4. На функциональной схеме шифратора синим цветом обозначьте «активные» проводники шины, по которым передается сигнал «1» для (слагаемого) уменьшаемого А (таблица ).

3. Произвести выбор микросхемы четырехразрядных регистров Б3, Б4.

3.1. Обеспечить подачу тактируемых сигналов на оба регистра.

3.2. Обеспечить возможность очистки регистров.

3.3. Обеспечьте возможность раздельной загрузки регистров слагаемого (уменьшаемого) А и слагаемого (вычитаемого) В.

4. Начертите комбинационную логическую схему (КЛС) Б5 формирующую либо второе слагаемое, либо вычитаемое, исходя из структурной схемы сигналов.

4.1. Выберите микросхемы для реализации комбинационной логической схемы (КЛС) Б5.

4.2. Обозначьте цветным карандашом (проводники шины) соединения в схеме, несущие сигнал «лог. 1».

5. Произведите выбор микросхемы четырехразрядного параллельного сумматора, выполняющего сложение (вычитание) чисел А и В.

5.1. Подключите, следуя выбранной логике построения схемы, входные выводы микросхемы сумматора.

6. Произведите выбор микросхемы регистра, выполняющего преобразование параллельной формы представления информации в последовательную (Б7).

6.1. Начертите диаграмму работы регистра, преобразующего параллельную форму представления двоичного числа в последовательную, под действием шести (6) тактовых импульсов. Исходные данные для построения – сумма (разность), полученная в расчетах п.1. Нанести это двоичное число параллельным кодом на диаграммах Д1-Д6. Затем осуществите построение для левого сдвига при подаче шести тактовых импульсов.

6.2. Обозначьте выход регистра Б7 в линию связи (ЛС).

7. Начертите полную принципиальную электрическую схему цифрового сумматора/вычитателя положительных чисел, соответствующую структурной схеме на Рис.1, используя условные графические обозначения (УГО) интегральных микросхем всех устройств Б1-Б7, выбор которых произведен в п.2-8.

7.1. Обозначьте все микросхемы в соответствии с требованиями ЕСКД как DD1, DD2 и т.д. Логические элементы микросхем обозначьте DD1.1, DD1.2 и т.д. Проставьте номера выводов микросхем.

7.2. Нанесите на принципиальную схему логические сигналы (0 и 1), обусловленные исходными данными задания п.1.

7.3. Составьте спецификацию для данной принципиальной схемы.

7.4. Дайте краткое техническое описание схемы сумматора/вычитателя для заданного примера сложения (вычитания) двух чисел.

Дата выдачи _____________

Срок окончания _____________

Преподаватель-руководитель курсового проекта А.А. Кривичанина

УЧРЕЖДЕНИЕ ОБРАЗОВАНИЯ