Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

Avdeev

.pdf
Скачиваний:
158
Добавлен:
01.06.2015
Размер:
1.99 Mб
Скачать

382

Схема содержит: микросхемы матричных коммутаторов МК i , размещенныхпотремкаскадам, дешифраторДшМу1 выборамикросхемыМК i первого каскада, дешифратор Дш Му2 выбора микросхемы МКr второго каскада, дешифратор ДшМу3 выборамикросхемыМК j третьегокаскада,регистр адресавхода МК i первого каскада (РАх) и регистр адреса выхода МК j третьего каскада (РАу).

Из рис. 13.11 видно, что адрес Му1 выбора микросхемы МК i первого каскада,

кроме того, задает адрес входа ax в МК j (j=132, ) второго каскада.

Адрес Ау1 выбора выхода (ay ) МК i первого каскада дополнительно опреде-

ляет выбор микросхемы МКr второго каскада. Адрес Му3 выбора микросхемы МК j третьего каскада, кроме того, используется для нахождения выхода ay МКr вто-

рого каскада. Для установления соединений в первом, втором и третьем каскадах необходимо подать на соответствующие входы 8-разрядный адрес входа А Вх (Ах 1 Му1 ) и 8-разрядный адрес выхода А Вых (Ау3 Му3 ). Кроме того, аппаратным или программным способом с помощью буфера состояния ( БС ) выходов первого каскада задаются адреса свободных выходов первого каскада при установлении соответствующих соединений. БС предназначен для вывода адреса свободного выхода первого каскада и имеет простую реализацию (содержит буферную память и приоритетный шифратор).

Таким образом, для установления соединения входа Xi и выхода Y j в трех-

каскадную схему выводятся адреса Ах1 Му1 (входа), Ау3 Му3 (выхода) и устанавливаются сигналы СТР=1 и Мх=1 . Адрес Ау1 направляется из БС.

Для сброса соответствующего соединения подаются адреса Ау1 Му1 , Ау3 Му3 и сигналы Мх=0 и СТР=1.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]