- •1. Логическая операция «и».
- •2 .Логическая операция «или».
- •3 .Логическая операция «исключающее или».
- •8. Регистры памяти.
- •9. Регистры сдвига.
- •10. Дешифраторы.
- •11. Шифраторы.
- •1 2. Мультиплексоры.
- •13. Демультиплексоры.
- •14. Суммирующие двоичные счетчики.
- •15. Вычитающие двоичные счетчики.
- •16. Структура микропроцессоров.
- •17. Основные характеристики и классификация микропроцессоров.
- •18. Выполнение арифметических операций в микропроцессорах. Прямой, обратный, дополнительный коды.
- •19. Представление чисел в цифровых вычислительных машинах. Числа с фиксированной и плавающей точкой.
- •20. Архитектура мп-системы на базе мп кр580вм80а.
- •21. Регистровая модель мп-системы на базе мп кр580вм80а.
- •22. Режимы адресации мп кр580вм80а.
- •23. Особенности программирования на языке ассемблер.
- •24. Команды пересылки данных мп кр580вм80а.
- •25. Арифметические-логические операции мп кр580вм80а.
- •26. Команды перехода мп кр580вм80а.
- •27. Команды вызова подпрограмм мп кр580вм80а.
- •28. Условное обозначение мп кр580вм80а и назначение выводов.
- •30. Состояние «прерывание» мп кр580вм80а.
- •31. Состояние «захват» мп кр580вм80а
- •32.Особенности выполнения машинного цикла «выборка кода команды из памяти» мп кр580вм80а.
- •33.Машинный цикл «запись данных в память» или «запись данных во внешнее устройство» мп кр580вм80а.
- •34.Типы машинных циклов мп кр580вм80а и их краткая характеристика.
- •35.Организация магистралей микро-эвм на базе мп кр580вм80а. Схема кр580ва86.
- •36.Формирование управляющих сигналов микро-эвм на базе мп кр580вм80а.
- •38.Системный контроллер кр580вк28.
- •39.Генератор тактовых импульсов кр580гф24.
- •40.Организация временных интервалов в микро-эвм. Микросхема кр580ви53. Особенности управления и подключения к микро-эвм.
- •41. Характеристика режима работы таймера «Выдача сигнала прерывания по конечному числу». Временные диаграммы.
- •42. Особенности организации режима одновибратора схемы кр580ви53.
- •43. Организация режимов генератора прямоугольных импульсов с использованием программируемого таймера.
- •44. Характеристика управляющего слова интервального таймера кр580ви53.
- •45.Особенности работы таймера кр580ви53 в режимах «Программно- управляемый строб» и «Схемотехнически управляемый строб»
- •48.Классификация запоминающих устройств и их основные характеристики.
- •49. Оперативные запоминающиеся устройства.
- •50. Постоянные запоминающиеся устройства.
- •51. Перепрограммируемые запоминающие устройства.
10. Дешифраторы.
Дешифратором называется устройство, предназначенное для распознавания различных кодовых комбинаций. Сигналы m-элементного кода подаются на входные шины дешифратора. При этом в зависимости от вида кодовой комбинации на входе сигнал «1» появляется только на одной определенной выходной шине, а на всех других шинах - сигнал «0».
Таким образом, каждой кодовой комбинации на входе соответствует своя выходная шина, и, если учесть, что для m-элементного кода число возможных комбинаций равно 2m, то максимальное число n выходных шин будет 2m.
11. Шифраторы.
Ш ифратором называется устройство, преобразующее сигнал «1» на одном из входов в соответствующий код на выходных шинах. Как и дешифратор, шифратор является схемой с многими выходами. Однако при одинаковом числе элементов кода m число выходных функций в системе, описывающих работу шифратора меньше. Все наборы входных переменных, содержащих две или три единицы, а также нулевой набор для шифратора являются запрещенными
1 2. Мультиплексоры.
Мультиплексором называется функциональный узел, обеспечивающий передачу информации, поступающей по нескольким входным линиям, на одну выходную линию. Или, другими словами, мультиплексор предназначен для последовательного опроса логических состояний большого числа переменных и передачи их на один выход. Чаще всего используются мультиплексоры «из 4 в 1», (М=4, n=2); «из 8 в 1», (M=8, N=3); «из 16 в 1». (M=16, n=4).
13. Демультиплексоры.
Д ля восстановления мультиплексированной информации используются демультиплексоры, которые в соответствии с принятым адресом направляют информацию в одну из выходных линий связи. При этом на остальных линиях поддерживается логический «О». Функционирование демультиплексора «из 1 в 4»
14. Суммирующие двоичные счетчики.
Счётчиками называются устройства, служащие для подсчета импульсов. Из определения и логики работы счётчиков следует, что их текущее состояние зависит не только от нового пришедшего импульса, но также и от количества предыдущих импульсов. Следовательно, счётчики относятся к устройствам с памятью. Строятся счётчики, как и регистры, на основе однотипных связанных между собой триггеров. Наиболее часто используются Т и JK триггеры.
Двоичной суммирующий счетчик. В счётчиках этого типа счётные импульсы подаются только на вход триггера первого разряда. Для каждого из последующих разрядов сигналы переключения поступают с выхода предыдущих разрядов. В результате происходит последовательное переключение разрядов счётчика.
Рассмотрим пример двоичного 3-разрядного счетчика. С каждым входным импульсом число в счётчике увеличивается на единицу. Такое нарастание числа происходит до тех пор, пока после 23-1=7 импульса в счётчике не устанавливается двоичное число 111. После этого счетчик сбросится.
15. Вычитающие двоичные счетчики.
В вычитающем счётчике поступление на вход очередного уровня логической 1 (очередного импульса) вызывает уменьшение хранившегося в счётчике числа на единицу. Отличие вычитающего счётчика от суммирующего состоит в том, что сигнал переноса подается не с прямого выхода триггера Q, а с инверсного