Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
ответы версия 1.docx
Скачиваний:
13
Добавлен:
21.09.2019
Размер:
3.51 Mб
Скачать

Вопрос № 8. Взаимодействие элементов блока по структурной схеме в режиме «Чтение». Структурная схема дзу.

Рис. 4. Структурная схема блока ДЗУ-Э-8К-М.

ДЗУ состоит из следующих функциональных узлов (рис.4):

  • усилителей-согласователей приемников;

  • регистра кода адреса;

  • схемы контроля адреса;

  • дешифратора адреса;

  • формирователей адресных токов;

  • блока памяти;

  • блока усилителей считывания;

  • регистра кода числа;

  • блока местного управления (БМУ);

  • усилителей-согласователей передатчиков.

Усилители-согласователи приемников служат для приема из внутреннего магистрального канала сигналов кода адреса. Принятые сигналы имеют амплитуду 0,8¸1,2 В, поэтому их необходимо усиливать до величины, достаточной для работы микросхем 133-й серии (2,4¸4,0 В).

Регистр кода адреса служит для хранения принятого кода адреса считываемого числа. В его состав входят 18 D-триггеров и схем управления.

Схема контроля адреса обеспечивает побайтный контроль кода адреса по mod 2 и в случае несоответствия вырабатывает сигнал «Сбой».

Дешифратор адреса осуществляет преобразование двоичного кода адреса в позиционный код, используемый для выбора одной из шин опроса при считывании информации.

Формирователи тока опроса служат для организации опроса блока памяти по любому из 8192 адресов и содержат 64 формирователя втекающих токов и 128 формирователей вытекающих токов.

Блок памяти служит для записи и хранения информации. Он состоит из восьми кассет памяти. Каждая кассета П включает в себя диодный дешифратор третьей ступени, ферритовые запоминающие элементы (биаксы) и систему шин для записи, опроса и считывания.

Блок усилителей считывания состоит из восьми кассет усилителей и служит для усиления информационных импульсов, поступающих из блока памяти. В каждой кассете усилителя считывания размещается 36 усилителей.

Регистр кода числа служит для приема и хранения кода числа от усилителей считывания. Он состоит из входного коммутатора на 8 направлений и 36 D-триггеров для хранения информации.

Усилители-согласователи передатчиков служат для передачи кода числа и сигналов ЗАН, ГОТ и СБОЙ в кабельные линии внутреннего магистрального канала.

БМУ формирует временную последовательность сигналов управления остальными функциональными устройствами ДЗУ.

Входными сигналами для блока ДЗУ являются:

  • 18-разрядный код адреса МА16р, ..., МА31р, МА2КР, МА3КР;

  • синхроимпульсы Си1, ..., Си4, Сис1, ..., Сис4;

  • сигнал обращения на чтение ОБР1.

Выходными сигналами для блока ДЗУ являются:

  • 36-разрядный код считанного числа МЧт0р, ..., МЧт31р, МЧт0кр, ..., МЧт3кр;

  • сигнал занятости модуля ЗАН;

  • сигнал готовности модуля ГОТ;

  • сигнал сбоя модуля СБОЙ.

Взаимодействие элементов ДЗУ по структурной схеме.

ДЗУ работает в режиме “Чтение”. Перед началом работы на БМУ ДЗУ-Э-8К-Мчерез разъем Ш27 может быть подан сигнал “Установка 0”. По этому сигналу БМУ вырабатывает сигнал Уст.0. РгА, который поступает на блок РгА и сбрасывает его в исходное состояние. Сигнал “Установка 0” может на ДЗУ не подаваться, так как на блок РгА устанавливается по сигналу Уст.0. РгА, выработанному по сигналу “Обращение-1”.

Сигнал “Блокир.контроль” подается на БМУ от УК в случае необходимости контроля кода адреса.

Режим чтения информации, хранящейся в ДЗУ, начинается с приходом на БМУ сигнала “Обращение-1”, а на блок УСогл.1 - с разъема Ш27 кода адреса и кода контроля адреса поступает на блок РгА.

По сигналу “Обращение-1” БМУ вырабатывает управляющие сигналы: ЗП РгА, УСТ.0. РгА, “Опрос Х”, “Опрос Y”, “Строб РгЧ”, “Строб Ч”, “Сбой”, “Занято”, “Готов”.

По сигналу ЗП РгА, поступающему на блок РгА, происходит запись кода адреса и кода контроля адреса. С блока РгА код адреса и код контроля адреса поступают на блок контроля К и на блок дешифраторов.

Блок К, в случае несоответствия кода адреса контрольному коду, вырабатывает сигнал “Сбой А”, по которому БМУ вырабатывает сигнал “Сбой”. В случае прихода на БМУ сигнала “Блокир.контроль” сигнал “Сбой” не вырабатывается.

Блок дешифраторов функционально состоит из шести дешифраторов, которые преобразуют код адреса в шесть групп позиционного кода.

Код адреса с 18-го по 20-й разряды управляет выбором одной из восьми кассет П. Выбор кассеты П и УС осуществляется в блоке регистра кода числа.

Код адреса с 21-го по 30-й разряды управляет выбором одного из 1024 слов в одной из кассет П.

Код адреса 16-го и 17-го разрядов поступает на схему совпадения. С выхода схемы совпадения сигнал поступает на вход управления ДШ1. По этому сигналу на выходе ДШ1 вырабатывается код, который поступает на блок РгЧ и выбирает информацию с одной из кассет УС.

Код адреса 28, 29, 30-го разрядов поступает на входы второго дешифратора ДШ2, а код адреса 26, 27 и 20-го разрядов поступает на входы третьего дешифратора ДШ3.

По сигналу “Опрос Х”, поступающему на входы управления ДШ2 и ДШ3, вырабатывается код, который поступает на блок Ф и включает один из 64 формирователей втекающего тока.

Код адреса 22, 23, 24, 25-го разрядов поступает на входы четвертого и пятого дешифраторов ДШ4, ДШ5.

Код адреса 18, 19, 21-го разряда поступает на вход шестого дешифратора ДШ6.

По сигналу “Опрос Х”, поступающему на входы управления ДШ4, ДШ5, ДШ6, вырабатывается код, который поступает на вход блока Ф и включает один из 128 формирователей вытекающего тока. Ток опроса, выбранный по сигналу “ОпросY”, пройдя по выбранным цепям опроса с блока Ф на блок П и обратно на блок Ф, возбуждает запоминающие элементы одной из кассет П. Сигналы с опрошенной кассеты П поступают на соответствующий усилитель считывания. С блока УС код считанного числа поступает на блок РгЧ, в котором осуществляется выбор кассеты УС по сигналам с ДШ1 и временная селекция считанного числа по сигналу с БМУ “Строб РгЧ”.

С блока РгЧ код числа поступает на блок УСогл2. По сигналу “Строб Ч”, поступающему с БМУ на УСогл.2, происходит выдача кода считанного числа в магистраль чтения. На блок УСогл.2 с БМУ поступают сигналы “Занято”, “Готов” и, в случае сбоя адреса и отсутствия сигнала “Блокир.контроль”, сигнал “Сбой”, которые подаются в устройство управления каналом.

Работа блока ДЗУ при считывании информации.

Сигналы управления (ОБР1 и Уст. ”0”) поступают на блок местного управления. По сигналу ”Обращение” (ОБР1) БМУ вырабатывает сигнал ”Занято” (ЗАН), поступающий в УК, и сигнал приема кода адреса, поступающий в регистр кода адреса (Зап. Рг. А).

Код адреса поступает на схему контроля адреса и дешифратор адреса. Разряды кода адреса с 18-го по 20-й управляют выбором одной из кассет памяти, а разряды с 21-го по 30-й управляют выбором одного из 1024-х слов в кассете. Разряды 16-й и 17-й служат сигналами разрешения выбора информации из ДЗУ.

Дешифратор состоит из шести дешифраторов, которые преобразуют двоичный код адреса в 6 групп позиционного кода.

Первый дешифратор формирует 8-разрядный позиционный код, который поступает на схему управления регистра числа и разрешает прием информации из выбранной кассеты.

30-й, 29-й и 28-й разряды кода адреса поступают на второй дешифратор, а 27-й, 26-й и 20-й разряды — на третий дешифратор. По сигналу «Опрос Х», поступающему на входы управления второго и третьего дешифраторов, на их выходах вырабатывается код, который поступает на блок формирователей адресных токов и включает один из 64-х формирователей втекающего тока.

25-й, 24-й, 23-й и 22-й разряды кода адреса поступают на четвертый и пятый дешифраторы, а 21-й, 19-й и 18-й разряды — на вход шестого дешифратора. По сигналу «Опрос Y» эти дешифраторы вырабатывают код, который поступает на блок формирователей адресных токов и включает один из 128-и формирователей вытекающего тока.

Выходы формирователей вытекающего тока подключены к диодному дешифратору третьей ступени, размещенному в кассетах П. Все 4096 опросных шин кассет объединены в 64 группы по 128 шин в группе. Один конец всех шин группы подключен к одному из формирователей втекающего тока, а другие концы – через диодный дешифратор третьей ступени к 128-и выходам формирователей вытекающего тока. Таким образом, к каждому формирователю вытекающего тока подключены 64 шины опроса. При подаче сигнала «Опрос Х» открывается один из 64-х ключей формирователя втекающего тока, т.е. происходит выбор 128-и шин. По сигналу «Опрос Y» открывается один из ключей формирователя вытекающего тока, и ток от источника +27 В будет протекать в одной из этих шин.

При протекании опросного тока в шинах считывания кассеты формируются информационные сигналы. Эти сигналы поступают на усилители считывания. Усилитель считывания состоит из входного дифференциального усилителя и выходного предварительного усилителя. Входной усилитель усиливает сигналы, поступившие от кассеты П, а выходной усилитель обеспечивает формирование сигналов с низким уровнем 0¸0,4 В и высоким уровнем 5 В, необходимыми для работы микросхем со структурой ТТЛ.

По сигналу «Строб РгЧ» считанная информация запоминается в регистре числа. При этом сигналы от усилителей считывания всех кассет поступают на коммутатор, который пропускает на регистр числа сигналы только той кассеты, считывание из которой разрешено сигналом от первого дешифратора.

После запоминания в регистре числа информации, считанной из запоминающей части, БМУ формирует сигнал «ГОТОВ» (ГОТ), поступающий в УК и вырабатывает сигнал «Строб Ч». По этому сигналу открываются усилители-согласователи передатчиков и код числа поступает в магистраль чтения (МЧт). После этого ДЗУ снимает сигнал занятости (ЗАН) и ожидает новых обращений.

Если схема контроля адреса обнаружила ошибку в принятом на РгА коде, одновременно с сигналом ГОТ в магистраль выдается сигнал СБОЙ.