Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Электротехника и электроника_САПР_тест.docx
Скачиваний:
54
Добавлен:
16.09.2019
Размер:
3.19 Mб
Скачать

V3: Переходные процессы.

V4: Основы электроники и электрические измерения.

I: {{1}}; К=В

S: Вольт-амперная характеристика ### приведена на рисунке

+: выпрямительного диода

-: стабилитрона

-: варикапа

-: туннельного диода

I: {{2}}; К=В

S: Вольт-амперная характеристика ### приведена на рисунке

-: варикапа

-: выпрямительного диода

+: стабилитрона

-: туннельного диода

I: {{3}}; К=В

S: Схема включения биполярного транзистора с общим(ей) ### приведена на рисунке

+: базой

-: эмиттером

-: коллектором

I: {{4}}; К=В

S: Схема включения биполярного транзистора с общим(ей) ### приведена на рисунке

-: базой

+: эмиттером

-: коллектором

I: {{5}}; К=В

S: Схема включения биполярного транзистора с общим(ей) ### приведена на рисунке

-: базой

-: эмиттером

+: коллектором

I: {{6}}; К=В

S: Вольт-амперная характеристика ### приведена на рисунке

-: стабилитрона

-: выпрямительного диода

-: варикапа

+: тиристора

I: {{7}}; К=А

S: На рисунке изображен

-: обращенный диод

+: выпрямительный диод

-: биполярный транзистор

-: варикап

I: {{8}}; К=А

S: На рисунке изображен

-: выпрямительный диод

-: варикап

+: стабилитрон

-: полевой транзистор

I: {{9}}; К=А

S: На рисунке изображен

-: биполярный транзистор

-: выпрямительный диод

-: стабилитрон

+: обращенный диод

I: {{10}}; К=А

S: На рисунке изображен

+: варикап

-:стабилитрон

-: выпрямительный диод

-: обращенный диод

I: {{11}}; К=А

S: На рисунке изображен

-: выпрямительный диод

+: биполярный транзистор

-: варикап

-: стабилитрон

I: {{12}}; К=А

S: На рисунке изображен

-: стабилитрон

-: биполярный транзистор

+: полевой транзистор

-: тиристор

I: {{13}}; К=А

S: На рисунке изображен

+: туннельный диод

-: выпрямительный диод

-: тиристор

-: стабилитрон

I: {{14}}; К=А

S: Полупроводниковым диодом называется полупроводниковый прибор с двумя выводами и одним ###

-: эмиттером

+: p-n переходом

-: управляющим электродом

-: коллектором

I: {{15}}; К=А

S: В транзисторе, включенном по схеме с ОБ происходит усиление:

-: тока

+: напряжения

-: тока и напряжения

I: {{16}}; К=А

S: В транзисторе, включенном по схеме с ОЭ происходит усиление:

-: тока

+: напряжения

-: тока и напряжения

I: {{17}}; К=А

S: В транзисторе, включенном по схеме с ОК происходит усиление:

-: тока

+: напряжения

-: тока и напряжения

I: {{18}}; К=А

S: Усиление по току происходит в транзисторе, включенном по схеме:

-: ОЭ

+: ОК

-: ОБ

I: {{19}}; К=А

S: Усиление по напряжению происходит в транзисторе, включенном по схеме

-: ОЭ

+: ОК

-: ОБ

I: {{20}}; К=А

S: Усиление по напряжению и току происходит в транзисторе, включенном по схеме

-: ОЭ

+: ОК

-: ОБ

I: {{21}}; К=А

S: Сколько p-n переходов имеет тиристор?

-: два

-: один

+: три и более

I: {{22}}; К=А

S: Наибольшее усиление мощности дает транзистор, включенный по схеме:

+: ОЭ

-: ОБ

-: ОК

V6: Импульсные и цифровые устройства.

I: {{241}}; К=А

S: Электронным ключом называется устройство предназначенное для

+:бесконтактной коммутации электрических цепей

-: запуска блокинг-генератора

-: запуска ждущего мультивибратора

-: запуска фантострона

I: {{242}}; К=А

S: Режимами работы транзисторного ключа является режим

-: активный

-: отсечки

-: насыщения

+ :отсечки и насыщения

I: {{243}}; К=В

S:На рисунке изображена схема

+:транзисторного ключа

-: мультивибратора

-: триггера

-: фантастрона

I: {{244}}; К=В

S:При работе транзистора в режиме насыщения электронный ключ

+: замкнут

-: разомкнут

-: находится в неопределенном состоянии

-: этот режим не является рабочим для электронного ключа

I: {{245}}; К=В

S: При работе транзистора в режиме отсечки электронный ключ

-: замкнут

+: разомкнут

-: находится в неопределенном состоянии

-: этот режим не является рабочим для электронного ключа

I: {{246}}; К=В

S : На рисунке изображена схема, реализующая логическую операцию

+: НЕ

-: И

-: ИЛИ

-:И-НЕ

I: {{247}}; К=В

S: На рисунке изображена схема, реализующая логическую операцию

- : НЕ

-: И

-: 2ИЛИ-НЕ

-:И-НЕ

I: {{248}}; К=В

S: Приведенная таблица истинности, соответствует элементу, выполняющему операцию

x

y

0

1

1

0

+: инверсии (НЕ)

-: умножения (И)

-: сложения (ИЛИ)

-: стрелку Пирса (ИЛИ-НЕ)

I: {{249}}; К=С

S: Приведенная таблица истинности, соответствует элементу, выполняющему операцию

x1

x2

y

0

0

0

1

0

0

0

1

0

1

1

1

-: инверсии (НЕ)

+: умножения (И)

-: сложения (ИЛИ)

-: стрелку Пирса (ИЛИ-НЕ)

I: {{250}}; К=С

S: Приведенная таблица истинности, соответствует элементу, выполняющему операцию

x1

x2

y

0

0

0

1

0

1

0

1

1

1

1

1

-: инверсии (НЕ)

-: умножения (И)

+: сложения (ИЛИ)

-: стрелку Пирса (ИЛИ-НЕ)

I: {{251}}; К=А

S: Шифратор – это

-: устройство для преобразования двоичного входного кода в позиционный выходной код

+: устройство для преобразования позиционного входного кода в двоичный выходной код

-: устройство, предназначенное для управляемой передачи данных от нескольких источников информации в один выходной канал

-: устройство, предназначенное для управляемой передачи данных от одного источника информации в несколько выходных каналов

I: {{252}}; К=А

S: Дешифратор – это

+: устройство для преобразования двоичного входного кода в позиционный выходной код

-: устройство для преобразования позиционного входного кода в двоичный выходной код

-: устройство, предназначенное для управляемой передачи данных от нескольких источников информации в один выходной канал

-: устройство, предназначенное для управляемой передачи данных от одного источника информации в несколько выходных каналов

I: {{253}}; К=В

S: Мультиплексор – это

-: устройство для преобразования двоичного входного кода в позиционный выходной код

-: устройство для преобразования позиционного входного кода в двоичный выходной код

+: устройство, предназначенное для управляемой передачи данных от нескольких источников информации в один выходной канал

-: устройство, предназначенное для управляемой передачи данных от одного источника информации в несколько выходных каналов

I: {{254}}; К=В

S: Демультиплексор – это

-: устройство для преобразования двоичного входного кода в позиционный выходной код

-: устройство для преобразования позиционного входного кода в двоичный выходной код

-: устройство, предназначенное для управляемой передачи данных от нескольких источников информации в один выходной канал

+: устройство, предназначенное для управляемой передачи данных от одного источника информации в несколько выходных каналов

I: {{255}}; К=В

S: Максимальное число входов шифратора с 4-разрядным выходом равно:

-: 3

-: 4

-: 8

+: 16

I: {{256}}; К=В

S: Максимальное число выходов шифратора с 8-разрядным входом равно:

+: 3

-: 4

-: 8

-: 16

I: {{257}}; К=В

S: Число адресных входов мультиплексора c 8 информационными входами равно:

-: 1

-: 2

+: 3

-: 4

I: {{258}}; К=В

S: Число выходов мультиплексора c 4 информационными входами равно:

+: 1

: 2

-: 3

- : 4

I: {{259}}; К=С

S: На рисунке изображена схема

+:многоразрядного мультиплексора

-: многоразрядного демультиплексора

-: многоразрядного шифратора

-: многоразрядного дешифратора

I: {{260}}; К=С

S :На рисунке изображена схема

-

: двухразрядного мультиплексора

-: двухразрядного демультиплексора

-: двухразрядного шифратора

+:двухразрядного дешифратора

I: {{261}}; К=А

S:Триггером называется устройство обладающее

+: памятью

-: большим входным сопротивлением

-: малым входным сопротивлением

-: малой потребляемой мощностью

I: {{262}}; К=А

S: Сколько информационных входов имеет RS- триггер

-: 1

+:2

-: 3

-: 4

I: {{263}}; К=В

S :На рисунке изображена схема

-: Т-триггера

+:RS-триггера

-: D-триггера

-: JK-триггера

I: {{264}}; К=В

S: На рисунке приведены временные диаграммы сигналов на входах R и S асинхронного RS-триггера. Определить состояние выхода Q в моменты времени, соответствующие точкам B и E. Исходное состояние выхода Q=0.

-: B - 0, E – 0

-: B - 0, E – 1

-: B - 1, E – 0

+: B - 1, E – 1

I: {{265}}; К=В

S: На рисунке приведены временные диаграммы сигналов на входах R и S асинхронного RS-триггера. Определить состояние выхода Q в моменты времени, соответствующие точкам A и D. Исходное состояние выхода Q=0.

-: A - 0, D – 0

-: A - 0, D – 1

+: A - 1, D – 0

-: A - 1, D – 1

I: {{266}}; К=В

S :На рисунке изображена схема и условное обозначение

I: {{267}}; К=В

S:На рисунке изображена схема и условное обозначение

+:Т-триггера

-: RS-триггера

-: D-триггера

-: JK-триггера

I: {{268}}; К=В

S:На рисунке изображена схема и условное обозначение

-: Т-триггера

-: RS-триггера

-: D-триггера

+: JK-триггера

I: {{269}}; К=С

S: На рисунке изображена таблица истинности

наб

Ct

Dt

Qt

Qt+1

0

0

0

0

0

Ct=0

Хранение

Qt+1= Qt

1

0

0

1

1

2

0

1

0

0

3

0

1

1

1

4

1

0

0

0

Ct=1

D-логика

Qt+1= Dt

5

1

0

1

0

6

1

1

0

1

7

1

1

1

1

-: Т-триггера

-: RS-триггера

+: D-триггера

-: JK-триггера

I: {{270}}; К=С

S: На рисунке изображена таблица истинности

-

J

K

Qt+1

0

0

1

1

0

1

0

1

Qt

0

1

: Т-триггера

-: RS-триггера

-: D-триггера

+: JK-триггера

I: {{271}}; К=А

S: Регистром называется цифровое устройство, служащее для

-: приема информации

-: хранения информации

-: преобразования и выдачи информации

+: для всех перечисленных целей

I: {{272}}; К=А

S:Приведенная на рисунке схема иллюстрирует общий принцип построения

+: регистра

-: триггера

-: дешифратора

-: мультиплексора

I: {{273}}; К=В

S :На рисунке представлено условное обозначение

+: параллельного

регистра

-: последовательного

регистра

-: двоичного счетчика

-: двоично-десятичного

счетчика

I: {{274}}; К=В

S:Сдвигающие регистры строятся на основе

-: Т-триггеров

+: D-триггеров

-: RS-триггеров

-: JK-триггеров

I: {{275}}; К=В

S:На рисунке представлена схема

-: параллельного регистра

+: последовательного сдвигающего регистра

-: реверсивного регистра

-: двоично-десятичного счетчика

I: {{276}}; К=В

S:На рисунке представлена схема

-: последовательного регистра

-: параллельного регистра

+: делителя частоты

-: двоичного счетчика

I: {{277}}; К=В

S:Счетчик строится на основе

+:Т-триггеров

-: D-триггеров

-: RS-триггеров

- : JK-триггеров

I: {{278}}; К=В

S:На рисунке представлена схема

иллюстрирующая принцип работы

+: суммирующего счетчика

-: вычитающего счетчика

-: реверсивного счетчика

-: двоично-десятичного счетчика

I : {{279}}; К=С

S: На рисунке представлена схема

иллюстрирующая принцип работы

-: суммирующего счетчика

+: вычитающего счетчика

-: реверсивного счетчика

-: двоично-десятичного счетчика

I: {{280}}; К=С

S: На рисунке представлена схема иллюстрирующая принцип работы

-: суммирующего счетчика

-: вычитающего счетчика

+: реверсивного счетчика

-: двоично-десятичного счетчика

I: {{211}}; К=А

S: Операционным усилителем называется

+: унифицированный многокаскадный усилитель постоянного тока

-: унифицированный многокаскадный усилитель переменного тока

-: унифицированный универсальный многокаскадный усилитель

-: любой многокаскадный усилитель

I: {{212}}; К=А

S : На рисунке изображена схема:

+: инвертирующего усилителя

-: неинвертирующего усилителя

-: суммирующего усилителя

-: вычитающего усилителя

I: {{213}}; К=В

S: На рисунке изображена схема:

-: инвертирующего усилителя

+: неинвертирующего усилителя

-: суммирующего усилителя

-: вычитающего усилителя

I: {{214}}; К=В

S : На рисунке изображена схема:

-: инвертирующего усилителя

-: неинвертирующего усилителя

+: суммирующего усилителя

-: вычитающего усилителя

I: {{215}}; К=В

S : На вход схемы подается напряжение Uвх=5 В. Выходное напряжение Uвых данной схемы равно:

+: 5 В

-: -5 В

-: 0 В

-: 1 В

I: {{216}}; К=В

S: На рисунке изображена схема:

- : инвертирующего усилителя

-: неинвертирующего усилителя

-: суммирующего усилителя

+: вычитающего усилителя

I: {{217}}; К=В

S : На рисунке изображена схема:

-: суммирующего усилителя

-: вычитающего усилителя

-: интегрирующего усилителя

+: дифференцирующего усилителя

I : {{218}}; К=В

S: На рисунке изображена схема:

-: суммирующего усилителя

-: вычитающего усилителя

+: интегрирующего усилителя

-: дифференцирующего усилителя

I: {{219}}; К=С

S : Коэффициент усиления по напряжению для данной схемы может быть найден по формуле:

+: KU= -R2/R1

-: KU= -R1/R2

-: KU=1+R2/R1

-: KU=1+R1/R2

I: {{220}}; К=С

S: При выполнении условия R1=R2=R3=R выходное напряжение данной схемы может быть найдено по формуле:

- : Uвых=U1+U2

+: Uвых= -(U1+U2)

-: Uвых=U1-U2

-: Uвых=U2-U1