Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Periferynye_ustroystva.docx
Скачиваний:
2
Добавлен:
30.08.2019
Размер:
218.18 Кб
Скачать
  1. Intel p6

Основные черты:

  1. короткий конвейер – 10 стадий

  2. кэш L2 эксклюзивен по отношению к L1 (содержание L1 не дублируется в L2)

  3. 32х разрядный.

CPU, входящие в состав: Pentium Pro (1995)

Pentium II (1997)

Pentium III (1999-2001).

5 Архитектура AMD K7 и

Intel Net Burst.

AMD K7 (1999-2005)

  1. 32х разрядная

  2. одноядерная

  3. коротко конвейерная – 10 стадий

  4. кэш L2 эксклюзивен по отношению к L1 (содержание L1 не дублируется в L2) => кэш CPU = L1 + L2

  5. Системная шина EV-6 – параллельная с 2х кратным уплотнением. Фактическая частота шины = 2 * физическая частота.

Примеры: Athlon, Athlon XP, Duron, Sempron.

Процессорные режимы: Slot A -1999, Socket A (Socket 462) – 2000-2005.

Intel Net Burst (2000-2006)

  1. 32х разрядная

  2. Одноядерная, выпускались с 1 и 2х ядерными ЦПУ

  3. длинно конвейерная (20 и 38 стадий)

  4. кэш L1 – небольшая, служебные области.

Кэш CPU = L2.

  1. системная шина параллельная с 4х кратным уплотнением – QPB, частота шины – 1300-3600.

Примеры: Pentium 4 – конвейерные ЦПУ, Pentium D – 2х ядерные ЦПУ.

Процессорные режимы: Socket 423 (2001), 478 (2002-2004), 475 LGA (2004-2006).

6 Архитектура AMD K8 и

K10.

AMD K8 (2004)

  1. 64х разрядная, поддержка x16 и x32

  2. одноядерная, выпускались 1-4х ядерные ЦПУ

  3. длина конвейера – 12 стадий

  4. в состав ЦПУ встроен контроллер основной RAM.

Вид контроллера памяти определяется процессорным разъемом.

  1. кэш L2 эксклюзивен по отношению к L1 (содержание L1 не дублируется в L2)

  2. системная шина Hyper Transport

2800+ – 3800+ для одноядерных

3600+ – 6400+ для двух ядерных

Маркировка:

1xx - Sempron (1 ядро)

2xx - Athlon X2 (2 ядра)

4xx - Athlon X3 (3 ядра)

6xx - Athlon X4 (4 ядра)

Процессорные режимы: Socket 754, 832, AM2, AM3.

AMD K10

  1. монокристальная 4х и 6ти ядерная архитектура

1 2 3 4

L1 L2 L2 L2

L3

дополнит.

контроллер

Отдельное ядро – K8 процессор.

  1. разрядность 64 бита

  2. длина конвейера – 12 стадий

  3. кэш-память = К8 + динамическое распределение между ядрами L3

  4. интегрирован контроллер памяти

  5. системная шина Hyper Transport

Маркировка:

Phenom X4 9xxx

Phenom X3 8xxx ядро Agena (65 нм), L3=2 Mb, AM2+

Athlon X2 7xxx

Phenom II X4 9xx (L3=6 Mb)

Phenom II 8xx (L3=4 Mb) ядро Deneb, AM3

Phenom II X3 7xx (L3=6 Mb) (45 нм)

Phenom II X2 5xx (L3=6 Mb)

Процессорные режимы: Socket AM2+, AM3.

7 Архитектура Intel Core 2 и

Core i7.

Intel Core 2

Потомок архитектуры Intel Core (1-ядерный для мобильных ПК), потомок архитектуры P6 (PII, PIII, Pro).

  1. монокристально двух ядерная

  2. отдельное ядро – модифицированный Intel Core процессор

  3. коротко конвейерная – 14 стадий

  4. кэш L2 динамически распределен между ядрами

  5. системная шина QPB (как в Net Burst)

Маркировка:

Celeron 4xx (1 ядро)

1xxx (2 ядра)

Pentium E 2xxx, 5xxx, 6xxx (2 ядра)

Core 2 Duo 4xxx, 6xxx, 7xxx, 8xxx (2 ядра)

Core 3 Quad 8xxx, 9xxx (4 ядра, не монокристальный)

Процессорные режимы: Socket 775 LGA

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]