основы_зачет_12_it1
.doc
Список вопросов к зачету по курсу «Основы построения ЭВМ и компьютерных сетей», для студентов 1 курса ФМФ, специальность «Информационные технологии», «Прикладная математика и информатика» в 2012-2013 гг.
-
Устройство и принцип действия полупроводникового диода. Свойства диода. ВАХ диода. Применение диодов в схемах ЭВМ.
-
Устройство и принцип действия биполярного транзистора. Транзистор в схеме включения с общей базой и общим коллектором. Основные параметры транзисторов.
-
Устройство и принцип действия полевого транзистора с изолированным затвором и индуцированным каналом. Стокозатворные характеристики полевых транзисторов.
-
Базовый логический элемент 2И-НЕ ТТЛ.
-
Базовый логический элемент 2И-НЕ КМОП.
-
Логические элементы. Контактно-релейные схемы, реализующие логические операции. Режим "положительной" и "отрицательной" логики работы логических элементов. Понятие активного логического уровня.
-
Асинхронные и синхронные триггеры. Функциональные схемы, условные обозначения и принцип работы RS-триггеров, D-триггеров. D-триггер как ячейка памяти.
-
Последовательные, параллельные и универсальные регистры. Преобразование информации из последовательной формы представления в параллельную и наоборот с использованием регистров.
-
Счетный триггер. Временная диаграмма работы счетного триггера. Счетчики электрических импульсов. Классификация счетчиков электрических импульсов, использование счетчиков в составе ЭВМ.
-
Шифраторы и дешифраторы. Схема шифратора линейного позиционного кода в двоичный код. Дешифратор двоичного кода в линейный позиционный.
-
Дешифратор двоичного кода в код управления семисегментным индикатором. Цифровые индикаторы. Принцип динамической индикации. Матричные знакосинтезирующие индикаторы.
-
Мультиплексоры, демультиплексоры и их применение в ЭВМ. Схема мультиплексора 4 – 1.
-
Функциональная схема и условное обозначение полного одноразрядного двоичного сумматора. Многоразрядный сумматор.
-
Арифметический блок, выполняющий операции A+B; A-B; B-A.
-
Арифметико-логическое устройство. Функции полного четырехразрядного АЛУ. Упрощенная схема одноразрядного АЛУ. Цифровой компаратор.
-
Инвертор с тремя состояниями на выходе. Понятие Z-состояния. Шинные формирователи.
-
Аналого-цифровые преобразователи АЦП. Структурная схема АЦП последовательного счета и последовательного приближения.
-
Цифро-аналоговые ЦАП преобразователи. ЦАП работающие по принципу деления напряжения. Схема ЦАП на резистивной матрице R-2R.
-
Устройство и принцип действия черно-белой и цветной электронно-лучевой трубки. Основные характеристики мониторов и видеоадаптеров.
-
Принцип действия ячейки светоклапанного устройства. Жидкокристаллические и твердотельные экраны. Получение цветного изображения на жидкокристаллической матрице.
Список практических заданий к зачету по курсу «Основы построения ЭВМ и компьютерных сетей», для студентов 1 курса ФМФ, специальность «Информационные технологии» в 2012-2013 гг.
-
Построить схему базового логического элемента 2И-НЕ КМОП.
-
Построить схему базового логического элемента 2ИЛИ-НЕ ТТЛ.
-
Построить схему, демонстрирующую работу шифратора клавиатуры.
-
Построить схему устройства, обеспечивающую преобразование параллельной информации в последовательную и наоборот.
-
Построить схему статического синхронного D-триггера.
-
Построить схему двоичного вычитающего счетчика.
-
Построить устройство, обеспечивающее выполнение арифметических операции A+B; A-B; B-A.
-
Построить схему четырехразрядного двоичного сумматора на логических элементах 2-И, 2-ИЛИ, исключающее ИЛИ.
-
Построить схему одноразрядного АЛУ.
-
Построить схему последовательного регистра и объяснить, почему в данном устройстве не смогут работать статические D-триггеры.
Подготовил: Борздыко И.А.