Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

2 Семестр / Отчеты / 17 варик / ЭИС лаб3 _данные_удалены

.pdf
Скачиваний:
9
Добавлен:
07.06.2022
Размер:
3.48 Mб
Скачать

3.3 Функциональная схема

На рисунке 3.3.1 представлена функциональная схема устройства.

Рисунок 3.3.1 – Функциональная схема устройства

3.4 Моделирование

На рисунках 3.4.1и 3.4.2 представлено моделирование в двух режимах.

Рисунок 3.4.1 - Результат функционального моделирования FBasedOnMUX в режиме Timing

Рисунок 3.4.2 - Результат функционального моделирования FBasedOnMUX в

режиме Functional

21

4 РЕАЛИЗАЦИЯ ФУНКЦИИ НА ОСНОВЕ ДЕШИФРАТОРА

4.1Таблица истинности

Втаблице 7 представлена таблица истинности функции.

Таблица 7 - Таблица истинности для заданной вариантом функции

 

 

Входы

 

Выход

x

y

 

z

w

F

0

0

 

0

0

1

 

 

 

 

 

 

0

0

 

0

1

0

 

 

 

 

 

 

0

0

 

1

0

0

 

 

 

 

 

 

0

0

 

1

1

1

 

 

 

 

 

 

0

1

 

0

0

0

 

 

 

 

 

 

0

1

 

0

1

0

 

 

 

 

 

 

0

1

 

1

0

0

 

 

 

 

 

 

0

1

 

1

1

0

 

 

 

 

 

 

1

0

 

0

0

0

 

 

 

 

 

 

1

0

 

0

1

0

 

 

 

 

 

 

1

0

 

1

0

0

 

 

 

 

 

 

1

0

 

1

1

0

 

 

 

 

 

 

1

1

 

0

0

1

 

 

 

 

 

 

1

1

 

0

1

0

 

 

 

 

 

 

1

1

 

1

0

0

 

 

 

 

 

 

1

1

 

1

1

1

 

 

 

 

 

 

4.2 Формула

Формула для выхода F будет иметь вид: F x y w z

22

4.3 Функциональная схема

На рисунке 4.3.1 представлена функциональная схема устройства.

Рисунок 4.3.1 - Функциональная схема FBasedOnDEC

4.4 Моделирование

На рисунке 4.4.1 и 4.4.2 представлен Результат функционального

моделирования FBasedOnDEC.

Рисунок 4.4.1 – Результат функционального моделирования FBasedOnDEC в режиме Timing

Рисунок 4.4.2 – Результат функционального моделирования FBasedOnDEC в

режиме Functional

23

Заключение

В результате выполнения работы были изучено создание мультиплексоров и демультиплексоров на разных базисах, а также реализация функции на мультиплексоре и дешифраторе и получены навыки моделирования их схем.

Были построены схемы: мультиплексор 8-1 на базисе И-НЕ, на его основе построен мультиплексор 16-1, далее демультиплексор 1-4 на базисе И,ИЛИ,НЕ, на его основе построен демультиплексор 2-8 и далее две схемы, в

которых функция основана в одной схема на мультиплексоре, а в другой - на дешифраторе. Было проведено моделирование схем. Таблица истинности и результат моделирования совпадают не полностью из-за задержки модулей,

что нормально в реальных условиях. Таблица истинности и результат функционального моделирования полностью совпадают.

24